像素驱动电路、像素驱动电路的驱动方法和显示面板技术

技术编号:25759273 阅读:46 留言:0更新日期:2020-09-25 21:07
本发明专利技术公开了一种像素驱动电路、像素驱动电路的驱动方法和显示面板。该像素驱动电路包括驱动模块、补偿模块、耦合模块、初始化模块、数据写入模块和发光模块;初始化模块用于对耦合模块进行初始化;补偿模块用于将驱动模块的阈值电压补偿至耦合模块;数据写入模块用于向耦合模块写入数据电压;驱动模块用于根据数据电压输出驱动信号,并驱动发光模块发光。当显示面板具有高分辨率或高刷新频率时,可以使得像素驱动电路在工作过程中驱动模块的阈值补偿时间与显示面板的分辨率和刷新频率无关,从而可以根据阈值补偿所需的时间灵活调节像素驱动电路的第二阶段的时间,提高了阈值补偿的精度,保证了阈值电压的补偿效果,提高了显示面板的均一性。

【技术实现步骤摘要】
像素驱动电路、像素驱动电路的驱动方法和显示面板
本专利技术实施例涉及显示
,尤其涉及一种像素驱动电路、像素驱动电路的驱动方法和显示面板。
技术介绍
显示面板中的像素驱动电路包括驱动晶体管,由于显示面板上不同子像素对应的驱动晶体管特性存在差异,容易导致显示面板显示不均匀。现有技术中采用在像素驱动电路中加入阈值补偿晶体管,用于在数据写入阶段补偿驱动晶体管的阈值电压,从而提高显示面板的显示均一性。在数据写入阶段对驱动晶体管的阈值电压进行补偿的时长容易受到显示面板的刷新频率和分辨率的影响,导致驱动晶体管的阈值电压补偿效果与显示面板的刷新频率和分辨率相矛盾。
技术实现思路
本专利技术提供一种像素驱动电路、像素驱动电路的驱动方法和显示面板,在保证驱动晶体管阈值电压补偿效果的基础上,有利于实现显示面板的高频和高分辨率显示。第一方面,本专利技术实施例提供了一种像素驱动电路,包括驱动模块、补偿模块、耦合模块、初始化模块、数据写入模块和发光模块;所述初始化模块用于对所述耦合模块进行初始化;所述补偿模块用于将所述驱动模块的阈值电压补偿至所述耦合模块;所述数据写入模块用于向所述耦合模块写入数据电压;所述驱动模块用于根据所述数据电压输出驱动信号,并驱动所述发光模块发光。可选地,所述耦合模块包括耦合电容;所述耦合电容的第一极与所述驱动模块的控制端电连接,所述耦合电容的第二极与所述补偿模块电连接。可选地,补偿模块包括第一晶体管、第二晶体管和第三晶体管;所述驱动模块包括驱动晶体管;所述第一晶体管的栅极和所述第二晶体管的栅极与第一控制信号输入端电连接,所述第一晶体管的第一极与第一电压输入端电连接,所述第一晶体管的第二极与所述驱动晶体管的栅极电连接,所述第二晶体管的第一极与所述耦合电容的第二极电连接,所述第二晶体管的第二极与所述驱动晶体管的第二极电连接,所述第三晶体管的栅极与第二控制信号输入端电连接,所述第三晶体管的第一极与第一电源信号输入端电连接,所述第三晶体管的第二极与所述驱动晶体管的第一极电连接。可选地,所述第一电压输入端共用所述第一电源信号输入端。可选地,所述初始化模块包括第四晶体管,所述数据写入模块包括第五晶体管;所述第四晶体管的栅极与初始化控制信号输入端电连接,所述第四晶体管的第一极与第一初始化电压信号输入端电连接,所述第四晶体管的第二极与所述耦合电容的第二极电连接;所述第五晶体管的栅极与扫描信号输入端电连接,所述第五晶体管的第一极与数据电压输入端电连接,所述第五晶体管的第二极与所述耦合电容的第二极电连接。可选地,所述第一初始化电压信号输入端提供的第一初始化电压大于所述第一电压输入端提供的第一电压信号。可选地,像素驱动电路还包括发光控制模块和存储模块;所述发光模块包括发光二极管;所述发光控制模块的控制端与发光控制信号输入端电连接,所述发光控制模块的第一端与所述驱动晶体管的第二极电连接,所述发光控制模块的第二端与所述发光二极管的阳极电连接;所述发光二极管的阴极与第二电源信号输入端电连接;所述存储模块的第一端与所述第五晶体管的第二极电连接,所述存储模块的第二端与所述第二电源信号输入端电连接。可选地,像素驱动电路还包括阳极初始化模块;所述阳极初始化模块的控制端与所述初始化控制信号输入端电连接,所述阳极初始化模块的第一端与第二初始化电压信号输入端电连接,所述阳极初始化模块的第二端与所述发光二极管的阳极电连接。第二方面,本专利技术实施例还提供了一种像素驱动电路的驱动方法,用于驱动本专利技术任意实施例提供的像素驱动电路,包括:在第一阶段,初始化模块对耦合模块进行初始化;在第二阶段,补偿模块将驱动晶体管的阈值电压补偿至所述耦合模块;在第三阶段,数据写入模块向所述耦合模块写入数据电压;在第四阶段,所述驱动晶体管根据所述数据电压输出驱动信号,驱动发光模块发光。第三方面,本专利技术实施例还提供了一种显示面板,包括本专利技术任意实施例提供的像素驱动电路。本专利技术实施例的技术方案,通过补偿模块在第二阶段对驱动模块的阈值电压进行采集,在第三阶段数据写入模块写入数据电压。当包括该像素驱动电路的显示面板具有高分辨率或高刷新频率时,可以使得像素驱动电路在工作过程中驱动模块的阈值补偿时间与显示面板的分辨率和刷新频率无关,从而可以根据阈值补偿所需的时间灵活调节像素驱动电路的第二阶段的时间,提高了阈值补偿的精度,保证了阈值电压的补偿效果,提高了显示面板的均一性。同时可以不影响不同行像素驱动电路中的第三阶段的数据写入,保证了不同行的像素驱动电路的数据电压正常写入。附图说明图1为现有的一种像素驱动电路的结构示意图;图2为本专利技术实施例提供的一种像素驱动电路的结构示意图;图3为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图4为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图5为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图6为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图7为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图8为图7提供的像素驱动电路的一种时序图;图9为本专利技术实施例提供的一种像素驱动电路的驱动方法的流程示意图;图10为本专利技术实施例提供的一种显示面板的结构示意图。具体实施方式下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。图1为现有的一种像素驱动电路的结构示意图。如图1所示,该像素驱动电路包括驱动晶体管Mdr、第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5、第六晶体管M6、存储电容C1和发光器件D1。示例性地,驱动晶体管Mdr、第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5和第六晶体管M6均为P型晶体管,其具体连接关系如图1所示。在像素驱动电路的工作过程中,在第一阶段,第一扫描信号输入端Scan1提供的第一扫描信号为低电平,第二扫描信号输入端Scan2提供的第二扫描信号为高电平,发光控制信号输入端E1提供的发光控制信号为高电平。此时第五晶体管M5和第六晶体管M6将参考电压信号输入端Vref1提供的参考电压信号输出至驱动晶体管Mdr的栅极和发光器件D1的阳极,分别对驱动晶体管Mdr的栅极和发光器件D1的阳极进行初始化,驱动晶体管Mdr处于导通状态。在第二阶段,第一扫描信号输入端Scan1提供的第一扫描信号为高电平,第二扫描信号输入端Scan2提供的第二扫描信号为低电平,发光控制信号输入端E1提供的发光控制信号为高电平。此时第一晶体管M1和第二晶体管M2导通,数据信号输入端Vdata提供的数据电压通过第一晶体管M1、驱动晶体管Mdr和第二晶体管M2写入至驱动本文档来自技高网...

【技术保护点】
1.一种像素驱动电路,其特征在于,包括驱动模块、补偿模块、耦合模块、初始化模块、数据写入模块和发光模块;/n所述初始化模块用于对所述耦合模块进行初始化;/n所述补偿模块用于将所述驱动模块的阈值电压补偿至所述耦合模块;/n所述数据写入模块用于向所述耦合模块写入数据电压;/n所述驱动模块用于根据所述数据电压输出驱动信号,并驱动所述发光模块发光。/n

【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括驱动模块、补偿模块、耦合模块、初始化模块、数据写入模块和发光模块;
所述初始化模块用于对所述耦合模块进行初始化;
所述补偿模块用于将所述驱动模块的阈值电压补偿至所述耦合模块;
所述数据写入模块用于向所述耦合模块写入数据电压;
所述驱动模块用于根据所述数据电压输出驱动信号,并驱动所述发光模块发光。


2.根据权利要求1所述的像素驱动电路,其特征在于,所述耦合模块包括耦合电容;所述耦合电容的第一极与所述驱动模块的控制端电连接,所述耦合电容的第二极与所述补偿模块电连接。


3.根据权利要求2所述的像素驱动电路,其特征在于,所述补偿模块包括第一晶体管、第二晶体管和第三晶体管;所述驱动模块包括驱动晶体管;
所述第一晶体管的栅极和所述第二晶体管的栅极与第一控制信号输入端电连接,所述第一晶体管的第一极与第一电压输入端电连接,所述第一晶体管的第二极与所述驱动晶体管的栅极电连接,所述第二晶体管的第一极与所述耦合电容的第二极电连接,所述第二晶体管的第二极与所述驱动晶体管的第二极电连接,所述第三晶体管的栅极与第二控制信号输入端电连接,所述第三晶体管的第一极与第一电源信号输入端电连接,所述第三晶体管的第二极与所述驱动晶体管的第一极电连接。


4.根据权利要求3所述的像素驱动电路,其特征在于,所述第一电压输入端共用所述第一电源信号输入端。


5.根据权利要求3所述的像素驱动电路,其特征在于,所述初始化模块包括第四晶体管,所述数据写入模块包括第五晶体管;
所述第四晶体管的栅极与初始化控制信号输入端电连接,所述第四晶体管的第一极与第一初始化电压信号输入端电连接,所述第四晶体管的第二极与所述耦合电容的...

【专利技术属性】
技术研发人员:张衎
申请(专利权)人:昆山国显光电有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1