【技术实现步骤摘要】
一种像素驱动电路及其驱动方法、显示基板及显示装置
本申请实施例涉及但不限于显示技术,尤指一种像素驱动电路及其驱动方法、显示基板及显示装置。
技术介绍
目前有机发光二极管(OrganicLight-EmittingDiode,OLED)显示产品已经广泛应用在手机产品上,但是传统的OLED电路设计方案无法应用于高频率的笔记本等大尺寸产品。随着OLED尺寸的增大,分辨率增加以及刷新率的提高,容易存在sandymura和dirtymura等不良。
技术实现思路
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。本申请实施例提供了一种像素驱动电路及其驱动方法、显示基板及显示装置,减少斑块不良。一方面,本申请实施例提供了一种像素驱动电路,包括:数据写入子电路、驱动子电路、存储子电路、电平保持子电路、补偿子电路、发光控制子电路和发光元件,其中:所述数据写入子电路,与数据信号线、第一扫描信号线和第二节点连接,设置成在所述第一扫描信号线的控制下将所述数据信号线上的电压写入到所
【技术保护点】
1.一种像素驱动电路,包括:数据写入子电路、驱动子电路、存储子电路、电平保持子电路、补偿子电路、发光控制子电路和发光元件,其中:/n所述数据写入子电路,与数据信号线、第一扫描信号线和第二节点连接,设置成在所述第一扫描信号线的控制下将所述数据信号线上的电压写入到所述存储子电路;/n所述驱动子电路,与第一电源线、第一节点和第三节点连接,设置为在所述第一节点的控制下,通过所述第三节点向所述发光控制子电路输出驱动电流;/n所述存储子电路,与所述第一节点和所述第二节点连接,设置为存储电压;/n所述电平保持子电路,与所述第一电源线和所述第二节点连接,设置为保持所述第二节点的电平;/n所 ...
【技术特征摘要】
1.一种像素驱动电路,包括:数据写入子电路、驱动子电路、存储子电路、电平保持子电路、补偿子电路、发光控制子电路和发光元件,其中:
所述数据写入子电路,与数据信号线、第一扫描信号线和第二节点连接,设置成在所述第一扫描信号线的控制下将所述数据信号线上的电压写入到所述存储子电路;
所述驱动子电路,与第一电源线、第一节点和第三节点连接,设置为在所述第一节点的控制下,通过所述第三节点向所述发光控制子电路输出驱动电流;
所述存储子电路,与所述第一节点和所述第二节点连接,设置为存储电压;
所述电平保持子电路,与所述第一电源线和所述第二节点连接,设置为保持所述第二节点的电平;
所述补偿子电路,与第二扫描信号线、所述第一节点和所述第三节点连接,设置为在所述第二扫描信号线的控制下,对所述驱动子电路的阈值电压进行补偿;
所述发光控制子电路,与发光控制信号线、所述第三节点和所述发光元件的第一极连接;设置为在所述发光控制信号线的控制下,根据接收的驱动电流驱动所述发光元件发光;
所述发光元件的第二极与第二电源线连接。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入子电路时间将所述数据信号线上的电压写入到所述存储子电路的写入时间小于所述补偿子电路对所述驱动子电路的阈值电压进行补偿的补偿时间。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括第一初始化子电路,所述第一初始化子电路与所述第一节点、第一复位信号线和初始化信号线连接,设置为在所述第一复位信号线的控制下,对所述第一节点进行初始化。
4.根据权利要求3所述的像素驱动电路,其特征在于,所述第一初始化子电路包括第一晶体管,所述第一晶体管的控制极连接所述第一复位信号线,第一极连接所述初始化信号线,第二极连接所述第一节点。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括第二初始化子电路,所述第二初始化子电路与所述第二节点、第二复位信号线和参考信号线连接,设置为在所述第二复位信号线的控制下,对所述第二节点进行初始化。
6.根据权利要求5所述的像素驱动电路,其特征在于,所述第二初始化子电路包括第五晶体管,所述第五晶体管的控制极连接所述第二复位信号线,第一极连接所述参考信号线,第二极连接所述第二节点。
7.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括第二初始化子电路,所述第二初始化子电路与所述第二节点、第一复位信号线、所述第二扫描信号线和参考信号线连接,设置为在所述第一复位信号线和所述第二扫描信号线的控制下,对所述第二节点进行初始化。
8.根据权利要求7所述的像素驱动电路,其特征在于,所述第二初始化子电路包括第八晶体管和第九晶体管,所述第八晶体管的控制极连接第一复位信号线,第一极连接参考信号线,第二极连接第二节点;所述第九晶体管的控制极连接第二扫描信号线,第一极连接参考信号线,第二极连接第二节点。
9.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括第三初始化子电路,所述第三初始化子电路与所述发光元件的第一极、初始化信号线和第三复位信号线连接;或者,所述第三初始化子电路与所述发光元件的第一极、初始化信号线和第二扫描信号线连接,设置为在所述第三复位信号线或者所述第二扫描信号线的控制下,对所述发光元件进行初始化。
10.根据权利要求9所述的像素驱动电路,其特征在于,所述第三初始化子电路包括第七晶体管,所述第七晶体管的控制极连接第三复位信号线或者第二扫描信号线,第一极连接初始化信号线,第二极连接所述发光元件的第一极。
11.根据权利要求9所述的像素驱动电路,其特征在于,所述第三初始化子电路对所述发光元件进行初始化的初始化时间大于写入时间和补偿时间之和,所述写入时间为所述数据写入子电路时间将所述数据信号线上的电压写入到所述存储子电路的时长,所述补偿时间为所述补偿子电路对所述驱动子电路的阈值电压进行补偿的时长。
12.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动子电路包括第三晶体管,所述第三晶体管的控制极连接所述第一节点,第一极连接所述第一电源线,第二极连接所述第三节点。
13.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入子电路包括第四晶体管,所述第四晶体管的控制极连接所述第一扫描信号信号线,第一极连接所述数据信号线,第二极连接所述第二节点。
14.根据权利要求1所述的像素驱动电路,其特征在于,所述存储子电路包括第一电容,所述第一电容的第一端连接所述第一节点,第二端连接所述第二节点。
15.根据权利要求1所述的像素驱动电路,其特征在于,所述电平保持子电路包括第二电容,所述第二电容的第一端连接所述第一电源线,第二端连接所述第二节点。
16.根据权利要求1所述的像素驱动电路,其特征在于,所述补偿子电路包括第二晶体管,所述第二晶体管的控制极连接所述第二扫描信号线,第一极连接所述第三节点,第二极连接所述第一节点。
17.根据权利要求1所述的像素驱动电路,其特征在于,所述发光控制子电路包括第六晶体管,所述第六晶体管的控制极连接所述发光控制信号线,第一极连接第三节点,第二极连接所述发光元件的第一极。
18.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括第一初始化子电路、第二初始化子电路和第三初始化子电路;
所述第一初始化子电路包括第一晶体管,所述第一晶体管的控制极连接所述第一复位信号线,第一极连接所述初始化信号线,第二极连接所述第一节点;
所述第二初始化子电路包括第五晶体管,所述第五晶体管的控制极连接所述第二复位信号线,第一极连接所述参考信号线,第二极连接所述第二节点;
所述第三初始化子电路包括第七晶体管,所述第七晶体管的控制极连接第三复位信号线,第一极连接初始化信号线,第二极连接所述发光元件的第一极;
所述驱动子电路包括第三晶体管,所述第三晶体管的控制极连接所述第一节点,第一极连接所述第一电源线,第二极连接所述第三节点;
所述数据写入子电路包括第四晶体管,所述第四晶体管的控制极连接所述第一扫描信号线,第一极连接所述数据信号线,第二极连接所述第二节点;
所述存储子电路包括第一电容,所述第一电容的第一端连接所述第一节点,第二端连接所述第二节点;
所述电平保持子电路包括第二电容,所述第二电容的第一端连接所述第一电源线,第二端连接所述第二节点;
所述补偿子电路包括第二晶体管,所述第二晶体管的控制极连接所述第二扫描信号线,第一极连接所述第三节点,第二极连接所述第一节点;
所述发光控制子电路包括第六晶体管,所述第六晶体管的控制极连接所述发光控制信号线,第一极连接第三节点,第二极连接所述发光元件的第一极。
19.根据权利要求18所述的像素驱动电路,其特征在于,用于驱动第n行子像素的像素驱动电路的所述第三复位信号线设置为连接用于驱动第n+1行子像素的像素驱动电路的第二复位信号线。
20.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括第一初始化子电路、第二初始化子电路和第三初始化子电路;
所述第一初始化子电路包括第一晶体管,所述第一晶体管的控制极连接所述第一复位信号线,第一极连接所述初始化信号线,第二极连接所述第一节点;
所述第二初始化子电路包括第八晶体管和第九晶体管,所述第八晶体管的控制极连接第一复位信号线,第一极连接参考信号线,第二极连接第二节点;所述第九晶体管的控制极连接第二扫描信号线,第一极连接参考信号线,第二极连接第二节点;
所述第三初始化子电路包括第七晶体管,所述第...
【专利技术属性】
技术研发人员:陈腾,谢帅,严涛,孟维欣,郭钟旭,
申请(专利权)人:京东方科技集团股份有限公司,重庆京东方显示技术有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。