基于计数器的频率跳跃开关调节器制造技术

技术编号:25604436 阅读:39 留言:0更新日期:2020-09-12 00:00
本公开涉及基于计数器的频率跳跃开关调节器。描述用于控制开关调节器开关操作的技术。该技术包括基于控制信号选择多个时钟信号中的给定一个。该技术还包括由所述开关调节器,通过根据与所述选择的多个时钟信号中的给定一个对应的开关频率来控制一个或多个开关,从输入电压产生输出电压。该技术还包括通过改变所述控制信号的值来改变所述开关调节器的开关频率,所述时钟信号用于根据多个刷新率控制信号中的给定一个来选择所述多个时钟信号中的给定一个,所述多个刷新率控制信号中的给定一个与选择的多个时钟信号中的给定一个相对应,所述选择的多个时钟信号中的给定一个具有与所述多个刷新率控制信号中的相应一个相对应的相应值。

【技术实现步骤摘要】
基于计数器的频率跳跃开关调节器
该文件总体上但非限制性地涉及开关调节器,并且更具体地涉及改变开关调节器的开关频率。
技术介绍
开关调节器通常使用一个或多个开关(例如,晶体管),以根据特定频率来交替地打开和闭合通过诸如电感器的电抗元件的电流路径。在操作中,DC电压施加在电感器两端,电能通过根据频率交替打开和闭合开关而传递到连接到电感器的负载。传递到负载的电能数量是开关打开和关闭的频率的函数。产生低于输入电压的输出电压的开关调节器称为降压或降压转换器,并且产生高于输入电压的输出电压的开关调节器称为升压或升压转换器。开关调节器被广泛用于给电子设备供电,特别是电池供电的设备,例如便携式蜂窝电话、膝上型计算机和其他需要有效利用功率的电子系统。
技术实现思路
在一些某种实施方案中,提供一种用于控制开关调节器的开关操作的系统,该系统包括:时钟信号选择电路,被配置为基于控制信号来选择多个时钟信号中的给定一个;开关调节器,被配置为通过根据与所述选择的多个时钟信号中的给定一个对应的开关频率来控制一个或多个开关,从输入电压产生输出电压;和控制电路本文档来自技高网...

【技术保护点】
1.一种用于控制开关调节器的开关操作的系统,该系统包括:/n时钟信号选择电路,被配置为基于控制信号来选择多个时钟信号中的给定一个;/n开关调节器,被配置为通过根据与所述选择的多个时钟信号中的给定一个对应的开关频率来控制一个或多个开关,从输入电压产生输出电压;和/n控制电路,被配置为通过改变所述控制信号的值来改变所述开关调节器的开关频率,所述控制信号被所述时钟信号选择电路用于根据具有与所述多个时钟信号中的各个时钟信号相对应的相应值的多个刷新率控制信号中的给定一个来选择所述多个时钟信号中的给定一个。/n

【技术特征摘要】
20190304 US 16/292,1131.一种用于控制开关调节器的开关操作的系统,该系统包括:
时钟信号选择电路,被配置为基于控制信号来选择多个时钟信号中的给定一个;
开关调节器,被配置为通过根据与所述选择的多个时钟信号中的给定一个对应的开关频率来控制一个或多个开关,从输入电压产生输出电压;和
控制电路,被配置为通过改变所述控制信号的值来改变所述开关调节器的开关频率,所述控制信号被所述时钟信号选择电路用于根据具有与所述多个时钟信号中的各个时钟信号相对应的相应值的多个刷新率控制信号中的给定一个来选择所述多个时钟信号中的给定一个。


2.权利要求1所述的系统,其中所述时钟信号选择电路包括:多路复用器,该多路复用器具有多个时钟信号输入,每个时钟信号输入被耦合以接收所述多个时钟信号中的各个时钟信号;以及控制输入,耦合以接收所述控制信号,其中所述时钟信号选择电路基于在所述控制输入处接收到的控制信号来输出所述多个时钟信号之一作为所述选择的多个时钟信号中的给定一个。


3.权利要求1所述的系统,其中所述控制电路包括多个计数器,被配置为基于各自的最大计数值来生成所述多个刷新率控制信号中各自之一,其中所述多个计数器中的第一计数器具有与所述多个时钟信号中的第一个相对应的第一最大计数值,并且其中所述多个计数器中的第二计数器具有与所述多个时钟信号中的第二个相对应的第二最大计数值。


4.权利要求3所述的系统,其中所述多个计数器被配置为接收选择的多个时钟信号中的给定一个,并基于所接收的选择的多个时钟信号中的给定一个来递增或递减计数值,其中所述控制电路被配置为响应于确定所述多个计数器中的给定一个已经达到所述多个计数器中的给定一个的最大计数值而改变所述控制信号的值,还包括计数器选择电路,被配置为基于所述控制信号在所述多个计数器的输出之间进行选择,以基于所选择的输出来生成控制信号,所述多个计数器的输出指示相应的计数器已经到达相应的最大计数值。


5.权利要求3所述的系统,其中所述控制电路还包括随机数发生器电路,被配置为响应于所述多个计数器中选定的一个达到各自的最大计数值而产生随机数或伪随机数,其中所述随机或伪随机数由多个位表示,并且其中当所述多个时钟信号仅包括两个时钟信号时,将所述多个位中的最高有效位提供给所述时钟信号选择电路作为控制信号。


6.权利要求1所述的系统,其中所述控制电路包括耦合到另一个选择电路的多个逻辑存储元件,并且其中:
所述多个逻辑存储元件中的第一逻辑存储元件被配置为在所述多个时钟信号中的给定一个的边缘处向所述另一个选择电路输出所述刷新率控制信号的第一个的第一值;
所述多个逻辑存储元件中的第二逻辑存储元件被配置为在所述多个时钟信号中的给定一个的边缘处向所述另一个选择电路输出所述刷新率控制信号的第二个的第二值;和
所述另一个选择电路基于所述控制信号在第一和第二值之间选择作为所述另一个选择电路的输出,所述控制信号基于所述另一个选择电路的输出生成,其中所述控制电路还包括随机数发生器电路,该随机数发生器电路被配置为基于所述另一个选择电路的输出来产生随机或伪随机数,其中所述随机或伪随机数由多个位表示,并且其中所述多个位中的最高有效位被提供给所述时钟信号选择电路作为控制信号。


7.权利要求1所述的系统,其中所述控制电路包括逻辑存储元件、另一个选择电路和随机数发生器电路,并且其中:
所述另一个选择电路被配置为基于所述控制信号在所述多个刷新率控制信号中的第一和第二之间选择作为所述另一选择电路的输出;
所述另一个选择电路的输出使所...

【专利技术属性】
技术研发人员:吕旦竹王朗圆何捷
申请(专利权)人:亚德诺半导体国际无限责任公司
类型:发明
国别省市:爱尔兰;IE

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1