一种多路级联应用系统及其数据处理的控制方法技术方案

技术编号:25602346 阅读:56 留言:0更新日期:2020-09-11 23:59
本发明专利技术公开了一种多路级联应用系统及其数据处理的控制方法,所述多路级联应用系统,包括控制器、级联芯片和LED灯,所述控制器连接级联芯片,级联芯片与LED灯连接,所述级联芯片上设有E‑fuse存储芯片、指令设置芯片初始地址模块、判断E‑fuse地址和芯片初始地址是否相同模块等,所述级联芯片的E‑fuse存储芯片至少存储有三组E‑fuse存储芯片地址和芯片初始状态。本发明专利技术通用原有的应用系统,没有增加使用成本,提高了LED显示并联应用系统的应用可靠性、提高了显示刷新率等,安全、有效、正确的使用多路并联LED显示应用系统。

【技术实现步骤摘要】
一种多路级联应用系统及其数据处理的控制方法
本专利技术涉及级联应用系统,尤其涉及一种多路级联应用系统及其数据处理的控制方法。
技术介绍
多路LED显示级联应用系统包括控制器和级联芯片等,控制器发送数据,级联芯片接收数据显示并且转发数据等。现有的LED显示级联应用系统分为LED显示串联应用系统和LED显示并联应用系统。LED显示串联应用系统只需要一个控制器产生发送数据,串联芯片接收数据显示并且转发数据。LED显示串联应用系统,在一般的显示应用效果中,具有成本低的优势(单独的可以随时设置的芯片地址单元和信号放大器等都不需要);LED显示串联应用系统,在具有成本优势的同时,串联应用系统中某一个芯片损坏,则会导致后续的显示应用错误等,影响整个LED显示串联应用系统的显示效果,导致后续显示效果错误或者维修更换成本增加;现在LED显示串联应用系统中的级联芯片改善为断点续传芯片(使用其中一路传输数据,备用一路以上通讯端口),能减少应用过程中某几个坏点导致的LED显示串联应用系统显示错误的概率(只要不是连续几个坏点,LED显示串联应用系统就不会显示错误),但是毕竟不是完全避免,因此在应用要求高的系统中,考虑LED显示并联应用系统。LED显示并联应用系统,控制器产生发送数据和所有的并联芯片的输入通路连接,通过并联芯片的不同芯片地址,分别从并联数据线上得到本芯片的数据并且显示等。LED显示并联应用系统,具有较高的可靠性,LED显示并联应用系统中某个并联芯片损坏,不会影响LED显示并联应用系统中其它并联芯片的数据采样和显示等;同时LED显示并联应用系统成本较高,不仅需要可以随时设置的芯片地址单元(使用EEPROM芯片,和并联芯片一起封装),EEPROM芯片和并联芯片之间使用IIC协议通讯,当系统电源不稳(系统上电或者系统错误掉电后重新上电等),可能导致EEPROM芯片和并联芯片之间的IIC通讯协议错误,导致错误写地址,导致显示异常等;现有的LED显示并联应用系统,使用标准DMX512通讯协议,重新发显示数据都是从地址0开始,假设LED显示并联应用系统有200颗级联芯片,下一次只有后100颗级联芯片显示颜色变化,则显示数据仍然为200颗芯片数据,前面100颗芯片数据为无效数据,降低了显示数据的刷新率;因为传输信号的衰减等,还需要在LED显示并联应用系统增加信号放大器等,对传输信号进行放大,保证LED显示并联应用系统正确采样数据并且正确显示等。因此,为了兼顾成本和性能,现有的LED显示并联应用系统,考虑把可以设置地址的EEPROM,集成在并联芯片中,减小成本并且提高应用的可靠性;并且把标准DMX512协议优化,增加设置芯片首地址指令,减少系统显示时的无效数据,提高系统显示的刷新率。因为EEPROM和并联芯片工艺不同,所以两者集成在同一芯片中,成本高不划算;同理用多次可擦写器件MOTP代替EEPROM,把MOTP和并联芯片集成在同一芯片中,成本高不划算;现在使用E-fuse模块代替EEPROM,把E-fuse模块和并联芯片集成在一起,减小成本并且提高应用的可靠性。增加设置芯片首地址指令,优化标准DMX512协议,在显示颜色变化不多时可以快速修改颜色变化的并联芯片数据,减少无效数据,提高系统显示的刷新率。在增加最少的成本条件下,提高系统显示的刷新率,提高系统应用可靠性等,同时兼容之前的LED显示并联应用系统。因此,研发一种多路级联应用系统及其数据处理的控制方法,成为本领域技术人员亟待解决的问题。
技术实现思路
本专利技术是为了解决上述不足,提供了一种多路级联应用系统及其数据处理的控制方法。具体地说是一种多路级联应用系统及其减少无效数据并且检测接收正确数据的控制方法。本专利技术的上述目的通过以下的技术方案来实现:一种多路级联应用系统,包括控制器、级联芯片和LED灯,所述控制器连接级联芯片,级联芯片与LED灯连接,其特征在于:所述级联芯片上设有差分数据接收模块、DMX512译码器、数据存储模块、PWM控制器、振荡电路及复位电路、写码识别模块、E-fuse存储芯片、SRAM存储器、DO输出电路、指令设置芯片初始地址模块、判断E-fuse地址和芯片初始地址是否相同模块、恒流控制模块;所述级联芯片上还设有A端、B端、VDD端、GND端、DO端、PI端、PO端、PT0端、PT1端、PWM端、REXT端、R端、G端、B端、W端;所述A端、B端连接差分数据接收模块,差分数据接收模块、DMX512译码器、数据存储模块、PWM控制器依次连接,PWM控制器通过输出恒流驱动电路与R端、G端、B端、W端连接;所述VDD端、GND端连接振荡电路及复位电路,振荡电路及复位电路连接差分数据接收模块;所述PI端、PO端连接写码识别模块,写码识别模块连接DMX512译码器和E-fuse存储芯片,DMX512译码器连接E-fuse存储芯片、指令设置芯片初始地址模块和SRAM存储器,SRAM存储器通过DO输出电路连接DO端,E-fuse存储芯片、指令设置芯片初始地址模块共同连接至判断E-fuse地址和芯片初始地址是否相同模块,判断E-fuse地址和芯片初始地址是否相同模块连接至DMX512译码器;所述PT0端、PT1端、PWM端连接PWM控制器,REXT端通过恒流控制模块连接PWM控制器。进一步地,所述级联芯片的E-fuse存储芯片至少存储有三组E-fuse存储芯片地址和芯片初始状态等。进一步地,所述控制器设有差分端口PO端、A/D+端、B/D-端和GND端,所述控制器的PO端连接级联芯片的PI端,所述控制器的GND端连接级联芯片的GND端和REXT端,并接地;所述控制器的A/D+、B/D-端分别连接至所有级联芯片的A、B端;所述LED灯与级联芯片的R端、G端、B端、W端连接;所述级联芯片的VLED端连接系统电源。本专利技术的一种多路级联应用系统的数据处理的控制方法,包括以下步骤:步骤1:差分数据接收模块接收数据;步骤2:判断差分数据为写码指令数据,则写芯片E-fuse模块地址,并且转发下一颗芯片地址数据,否则重新判断差分数据;步骤3:判断差分数据为设置芯片初始地址指令数据,则设置芯片初始地址,并且接收一组显示指令数据后芯片初始地址加一,否则重新判断差分数据;步骤4:判断差分数据为显示指令数据,则判断E-fuse地址和芯片初始地址相同与否,相同则采样储存对应地址的显示数据并且PWM输出显示,不同则忽略。本专利技术与现有技术相比的优点是:本专利技术实现了通用原有的应用系统,没有增加使用成本,提高了LED显示并联应用系统的应用可靠性、提高了显示刷新率等,安全、有效、正确的使用多路并联LED显示应用系统。当然,本专利技术不仅仅适用于多路并联LED显示应用系统,也适用于其它多路级联应用系统等等。附图说明图1为市场上通用的级联芯片的内部电路示意框图。图2为本专利技术的级联芯片的内部电路示意框图。图3为LED显示并联应用系统示意图。图4为本专利技术的实施步骤示意图。...

【技术保护点】
1.一种多路级联应用系统,包括控制器、级联芯片和LED灯,所述控制器连接级联芯片,级联芯片与LED灯连接,其特征在于:/n所述级联芯片上设有差分数据接收模块、DMX512译码器、数据存储模块、PWM控制器、振荡电路及复位电路、写码识别模块、E-fuse存储芯片、SRAM存储器、DO输出电路、指令设置芯片初始地址模块、判断E-fuse地址和芯片初始地址是否相同模块、恒流控制模块;所述级联芯片上还设有A端、B端、VDD端、GND端、DO端、PI端、PO端、PTO端、PT1端、PWM端、REXT端、R端、G端、B端、W端;/n所述A端、B端连接差分数据接收模块,差分数据接收模块、DMX512译码器、数据存储模块、PWM控制器依次连接,PWM控制器通过输出恒流驱动电路与R端、G端、B端、W端连接;所述VDD端、GND端连接振荡电路及复位电路,振荡电路及复位电路连接差分数据接收模块;所述PI端、PO端连接写码识别模块,写码识别模块连接DMX512译码器和E-fuse存储芯片,DMX512译码器连接E-fuse存储芯片、指令设置芯片初始地址模块和SRAM存储器,SRAM存储器通过DO输出电路连接DO端,E-fuse存储芯片、指令设置芯片初始地址模块共同连接至判断E-fuse地址和芯片初始地址是否相同模块,判断E-fuse地址和芯片初始地址是否相同模块连接至DMX512译码器;所述PTO端、PT1端、PWM端连接PWM控制器,REXT端通过恒流控制模块连接PWM控制器。/n...

【技术特征摘要】
1.一种多路级联应用系统,包括控制器、级联芯片和LED灯,所述控制器连接级联芯片,级联芯片与LED灯连接,其特征在于:
所述级联芯片上设有差分数据接收模块、DMX512译码器、数据存储模块、PWM控制器、振荡电路及复位电路、写码识别模块、E-fuse存储芯片、SRAM存储器、DO输出电路、指令设置芯片初始地址模块、判断E-fuse地址和芯片初始地址是否相同模块、恒流控制模块;所述级联芯片上还设有A端、B端、VDD端、GND端、DO端、PI端、PO端、PTO端、PT1端、PWM端、REXT端、R端、G端、B端、W端;
所述A端、B端连接差分数据接收模块,差分数据接收模块、DMX512译码器、数据存储模块、PWM控制器依次连接,PWM控制器通过输出恒流驱动电路与R端、G端、B端、W端连接;所述VDD端、GND端连接振荡电路及复位电路,振荡电路及复位电路连接差分数据接收模块;所述PI端、PO端连接写码识别模块,写码识别模块连接DMX512译码器和E-fuse存储芯片,DMX512译码器连接E-fuse存储芯片、指令设置芯片初始地址模块和SRAM存储器,SRAM存储器通过DO输出电路连接DO端,E-fuse存储芯片、指令设置芯片初始地址模块共同连接至判断E-fuse地址和芯片初始地址是否相同模块,判断E-fuse地址和芯片初始地址是否相同模块连接至DMX512译码器;所述PTO端、PT...

【专利技术属性】
技术研发人员:黄彬阳李国添
申请(专利权)人:深圳天源中芯半导体有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1