移位寄存器、显示面板和显示装置制造方法及图纸

技术编号:25348046 阅读:21 留言:0更新日期:2020-08-21 17:07
本发明专利技术实施例公开了一种移位寄存器、显示面板和显示装置,该移位寄存器包括多个级联的移位寄存单元;每一移位寄存单元包括移位模块和至少两个使能模块;级联的各移位寄存单元中的每一级移位寄存单元的移位模块接收并锁存上一级移位寄存单元中的移位模块输出的移位信号;同一移位寄存单元的各使能模块均与该移位寄存单元的移位模块电连接;各使能模块能够根据移位信号产生栅极驱动信号。

【技术实现步骤摘要】
移位寄存器、显示面板和显示装置
本专利技术实施例涉及显示
,尤其涉及移位寄存器、显示面板和显示装置。
技术介绍
显示面板包括显示区和围绕非显示区,显示区包括多个阵列排布的像素。扫描信号线和数据信号线交叉限定相应的像素。在显示面板显示一帧画面时,会依次向显示面板的各条扫描信号线输入相应的扫描信号,以使数据信号能够通过相应的数据信号线写入至显示区的相应的像素中,而通过扫描信号线输入至各像素的扫描信号会由移位寄存器提供。现有技术中,移位寄存器包括多个级联的移位寄存单元,每一移位寄存单元均能够在上一级移位寄存单元输出的移位信号和相应的时钟信号的控制下,输出一个栅极驱动信号至扫描信号线,以使该扫描信号线向同一行的像素提供扫描信号。但是,随着显示技术的发展,显示面板的尺寸逐渐增大,而大尺寸的显示面板中通常设置有较多的像素,即同一条扫描信号线电连接的像素的数量增多,即一个移位寄存单元输出的栅极驱动信号需要驱动的像素的数量增多,致使其具有较大的负载量,在通过扫描信号线传输栅极驱动信号时,容易产生较大的延迟,致使靠近移位寄存器一侧的像素与远离移位寄存器一侧的像素显示亮度存在差异,从而影响显示面板的显示效果。
技术实现思路
本专利技术提供一种移位寄存器、显示面板和显示装置,以增加移位寄存单元输出的栅极驱动信号的数量,降低栅极驱动信号的负载量,减少同一行的各像素之间的显示差异,从而提高显示效果。第一方面,本专利技术实施例提供了一种移位寄存器,包括:多个级联的移位寄存单元;每一所述移位寄存单元包括移位模块和至少两个使能模块;级联的各所述移位寄存单元中的每一级移位寄存单元的移位模块接收并锁存上一级移位寄存单元中的移位模块输出的移位信号;同一所述移位寄存单元的各所述使能模块均与该所述移位寄存单元的移位模块电连接;各所述使能模块用于根据所述移位信号产生栅极驱动信号。第二方面,本专利技术实施例还提供了一种显示面板,包括:多个像素、多个扫描线组以及上述移位寄存器;每一所述扫描线组包括至少两条扫描信号线;同一所述扫描线组的各所述扫描信号线与同一移位寄存单元的各使能模块电连接,且每一所述使能模块至少与一条所述扫描线电连接;多个所述像素阵列排布;一行所述像素包括至少两个像素组,每一所述像素组包括至少一个像素;同一行的各所述像素组的像素分别与同一所述扫描线组的各扫描信号线电连接,且位于同一行且属于同一像素组的像素与同一条所述扫描信号线电连接;所述使能模块产生的栅极驱动信号通过所述扫描信号线提供至所述像素。。第三方面,本专利技术实施例还提供了一种显示装置,包括上述显示面板。本专利技术实施例的技术方案,通过在移位寄存器的每个移位寄存单元中设置移位模块和至少两个使能模块,且同一移位寄存单元的各使能模块均与该移位寄存单元的移位模块电连接,采用每一级移位寄存单元的移位模块接收并锁存上一级移位寄存单元中的移位模块输出的移位信号,以使各使能模块根据移位模块接收并锁存的移位信号产生栅极驱动信号,使得每个移位寄存单元均能够产生两个或两个以上的栅极驱动信号,从而能够提高每个移位寄存单元的驱动能力;同时,当同一移位寄存单元的各使能模块产生的栅极驱动信号分别驱动同一行的不同像素时,能够降低栅极驱动信号的负载量,有利于减小延迟时间,从而减小同一行各像素之间的显示差异,进而提高显示均一性。附图说明图1是本专利技术实施例提供的一种移位寄存器的结构示意图;图2是本专利技术实施例提供的移位寄存单元的结构示意图;图3是本专利技术实施例提供的又一种移位寄存器的结构示意图;图4是本专利技术实施例提供的又一种移位寄存单元的结构示意图;图5是本专利技术实施例提供的一种移位寄存单元的电路结构示意图;图6是与图5对应的一种移位寄存单元的驱动时序图;图7是本专利技术实施例提供的一种移位寄存器的驱动时序图;图8是本专利技术实施例提供的又一种移位寄存器的结构示意图;图9是本专利技术实施例提供的又一种移位寄存单元的结构示意图;图10是本专利技术实施例提供的又一种移位寄存单元的具体电路结构示意图;图11是与图10对应的一种移位寄存单元的驱动时序;图12是本专利技术实施例提供的又一种移位寄存器的驱动时序图;图13是本专利技术实施例提供的又一种移位寄存单元的结构示意图;图14是本专利技术实施例提供的又一种移位寄存单元的电路结构示意图;图15是本专利技术实施例提供的一种显示面板的结构示意图;图16是本专利技术实施例提供的又一种显示面板的结构示意图;图17是本专利技术实施例提供的又一种显示面板的结构示意图;图18是本专利技术实施例提供的又一种显示面板的结构示意图;图19是本专利技术实施例提供的又一种显示面板的结构示意图;图20是本专利技术实施例提供的又一种显示面板的结构示意图;图21是本专利技术实施例提供的又一种显示面板的结构示意图;图22是本专利技术实施例提供的又一种显示面板的结构示意图;图23是本专利技术实施例提供的一种显示装置的结构示意图。具体实施方式下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。本专利技术实施例提供一种移位寄存器,该移位寄存器包括多个级联的移位寄存单元;每一移位寄存单元包括移位模块和至少两个使能模块;级联的各移位寄存单元中的每一级移位寄存单元的移位模块接收并锁存上一级移位寄存单元中的移位模块输出的移位信号;同一移位寄存单元的各使能模块均与该移位寄存单元的移位模块电连接;各使能模块用于根据移位信号产生栅极驱动信号。采用上述技术方案,通过在移位寄存器的每个移位寄存单元中设置一个移位模块和至少两个使能模块,以使每一移位寄存单元可产生至少两个栅极驱动信号,且各栅极驱动信号可以相同或不同,从而能够提高移位寄存器中每个移位寄存单元的驱动能力;同时,当同一移位寄存单元的各使能模块产生的栅极驱动信号分别驱动同一行的不同像素时,能够降低栅极驱动信号的负载量,有利于减小延迟时间,从而减小同一行各像素之间的显示差异,进而提高显示均一性。以上是本专利技术实施例提供的移位寄存器的核心思想,基于本专利技术实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本专利技术保护的范围。以下将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述。在本专利技术实施例中,移位寄存器的每个移位寄存单元包括移位模块和至少两个使能模块,即每个移位寄存单元可以包括两个使能模块、三个使能模块或多个使能模块,本专利技术实施例对此不做具体限定。为便于描述,在本专利技术实施例中未具体说明使能模块的数量的前提下,均以一个移位寄存单元包括两个使能模块为例进行示例性的说明。图1是本专利技术实施例提供的一种移位寄存器的结构示意图,图2是本专利技术实施例本文档来自技高网...

【技术保护点】
1.一种移位寄存器,其特征在于,包括:多个级联的移位寄存单元;/n每一所述移位寄存单元包括移位模块和至少两个使能模块;/n级联的各所述移位寄存单元中的每一级移位寄存单元的移位模块接收并锁存上一级移位寄存单元中的移位模块输出的移位信号;/n同一所述移位寄存单元的各所述使能模块均与该所述移位寄存单元的移位模块电连接;各所述使能模块用于根据所述移位信号产生栅极驱动信号。/n

【技术特征摘要】
1.一种移位寄存器,其特征在于,包括:多个级联的移位寄存单元;
每一所述移位寄存单元包括移位模块和至少两个使能模块;
级联的各所述移位寄存单元中的每一级移位寄存单元的移位模块接收并锁存上一级移位寄存单元中的移位模块输出的移位信号;
同一所述移位寄存单元的各所述使能模块均与该所述移位寄存单元的移位模块电连接;各所述使能模块用于根据所述移位信号产生栅极驱动信号。


2.根据权利要求1所述的移位寄存器,其特征在于,每一所述移位寄存单元还包括:第一时钟信号输入端;
所述第一时钟信号输入端用于接收第一时钟控制信号;
所述移位寄存单元的各所述使能模块均与该所述移位寄存单元的第一时钟信号输入端电连接;
其中,同一所述移位寄存单元的各所述使能模块产生的栅极驱动信号相同。


3.根据权利要求1所述的移位寄存器,其特征在于,每一所述移位寄存单元还包括:至少两个第一时钟信号输入端;
各所述第一时钟信号输入端接收的第一时钟控制信号不同;
同一所述移位寄存单元的各所述使能模块与该所述移位寄存单元的各所述第一时钟信号输入端一一对应电连接;
其中,同一所述移位寄存单元的各所述使能模块根据各所述第一时钟信号输入端接收的第一时钟控制信号依次产生栅极驱动信号。


4.根据权利要求2或3所述的移位寄存器,其特征在于,每一所述移位寄存单元还包括:第一电平信号输入端、第二电平信号输入端、使能信号输入端以及与至少两个所述使能模块一一对应电连接的驱动信号输出端;
所述第一电平信号输入端用于接收第一电平信号;所述第二电平信号输入端用于接收第二电平信号;所述使能信号输入端用于接收使能信号;所述驱动信号输出端用于输出所述栅极驱动信号;
每个所述使能模块包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管和第六晶体管;
所述第一晶体管的栅极与所述使能信号输入端电连接,所述第一晶体管的第一电极与所述第一电平信号输入端电连接,所述第一晶体管的第二电极与所述第二晶体管的第一电极和所述第三晶体管的第一电极电连接;
所述第二晶体管的栅极与所述移位模块电连接,所述第三晶体管的栅极与所述第一时钟信号输入端电连接;所述第二晶体管的第二电极和所述第三晶体管的第二电极均与所述驱动信号输出端电连接;
所述第五晶体管的栅极与所述移位模块电连接,所述第五晶体管的第一电极与所述第二电平信号输入端电连接,所述第五晶体管的第二电极与所述第四晶体管的第一电极电连接,所述第四晶体管的第二电极与所述驱动信号输出端电连接,所述第四晶体管的栅极与所述第一时钟信号输入端电连接;
所述第六晶体管的栅极与所述使能信号输入端电连接,所述第六晶体管的第一电极与所述第二电平信号输入端电连接,所述第六晶体管的第二电极与所述驱动信号输出端电连接;
其中,所述第三晶体管与所述第四晶体管的沟道类型不同,所述第一晶体管与所述第六晶体管的沟道类型不同,所述第二晶体管与所述第五晶体管的沟道类型不同。


5.根据权利要求1所述的移位寄存器,其特征在于,每一所述移位寄存单元还包括与至少两个所述使能模块一一对应电连接的至少两个缓冲器、以及与至少两个所述缓冲器一一对应电连接的驱动信号输出端;
所述缓冲器用于增加所述使能模块产生的所述栅极驱动信号的驱动能力,并通过所述驱动信号输出端输出。


6.根据权利要求1所述的移位寄存器,其特征在于,每一所述移位寄存单元还包括输入模块;
所述移位寄存单元的输入模块分别与该所述移位寄存单元上一级的移位寄存单元的移位模块、该所述移位寄存单元下一级的移位寄存单元的移位模块以及该所述移位寄存单元的移位模块电连接;所述移位寄存单元的所述输入模块用于将上一级的移位寄存单元的移位模块输出的移位信号输入至该所述移位寄存单元的移位模块,或者用于将下一级的移位寄存单元的移位模块输出的移位信号输入至该所述移位寄存单元的移位模块。


7.一种显示面板,其特征在于,包括:多个像素、多个扫描线组以及权利要求1~6任一项所述的移位寄存器;
每一所述扫描线组包括至少两条扫描信号线;同一所述扫描线组的各所述扫描信号线与所述移位寄存器中移位寄存单元的各使能模块电连接,且每一所述使能模块至少与一条所述扫描线电连接;
多个所述像素阵列排布;一行所述像素包括至少两个像素组,每一所述像素组包括至少一个像素;
同一行的各所述像素组的像素分别与同一所述扫描线组的各扫描信号线电连接,且位于同一行且属于同一像素组的像素与同一条所述扫描信号线电连接;所述使能模块产生的栅极驱动信号通过所述扫描信号线提供至所述像素。


8.根据权利要求7所述的显示面板,其特征在于,还包括:多条数据信号线;
同一列的所述像素共用同一条数据信号线,且位于同一行的各像素分别与不同的数据...

【专利技术属性】
技术研发人员:吴浩吴昊沈柏平
申请(专利权)人:厦门天马微电子有限公司
类型:发明
国别省市:福建;35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1