【技术实现步骤摘要】
一种射频直采宽带数字接收机系统、方法及射电观测系统
本公开涉及射电天文观测设备相关
,具体的说,是涉及一种射频直采宽带数字接收机系统、方法及射电观测系统,可用于太阳射电观测。
技术介绍
本部分的陈述仅仅是提供了与本公开相关的
技术介绍
信息,并不必然构成在先技术。目前,针对高频的射电天文观测的接收机系统,包括:模拟超外差下变频结合低中频采样数字接收机、信道化方式采集数字接收机、压缩采样方式采集数字接收机、单比特采样数字接收机和交替采样数字接收机等。专利技术人发现,这些接收机虽然扩展了采集系统的带宽,但都存在一定的问题。模拟超外差下变频结合低中频采样数字接收机在中频段进行模/数(A/D)、数/模(D/A)转换。虽然该接收机可使A/D后端数字信号处理部分的数字信号处理能力和速率要求降低。但是,该接收机对射频前端部分复杂度极高,导致机载系统体积和成本居高不下,并且超外差架构的接收机导致功能波形软件与前端电路紧耦合,致使新功能扩展困难。信道化方式采集数字接收机通道的滤波与变频使系统庞大复杂,带内波动较大,信号失真严重。压缩 ...
【技术保护点】
1.一种射频直采宽带数字接收机系统,其特征是:包括FPGA处理单元、时钟模块以及至少两个ADC转换模块,所述FPGA处理单元与每一个ADC转换模块连接,时钟模块分别与ADC转换模块和FPGA处理单元连接;FPGA处理单元被配置为用于设置ADC转换模块的每个输入通道的信号带宽范围,使得所有通道的信号带宽范围叠加后大于每个通道的信号带宽范围。/n
【技术特征摘要】
1.一种射频直采宽带数字接收机系统,其特征是:包括FPGA处理单元、时钟模块以及至少两个ADC转换模块,所述FPGA处理单元与每一个ADC转换模块连接,时钟模块分别与ADC转换模块和FPGA处理单元连接;FPGA处理单元被配置为用于设置ADC转换模块的每个输入通道的信号带宽范围,使得所有通道的信号带宽范围叠加后大于每个通道的信号带宽范围。
2.如权利要求1所述的一种射频直采宽带数字接收机系统,其特征是:设置ADC转换模块的每个输入通道的信号带宽范围,使得所有通道的信号带宽范围叠加后大于每个通道的信号带宽范围,具体为:所有通道的信号带宽范围叠加后连续但是每个通道与其他通道的信号带宽范围部分重叠;
或者,具体为:所有通道的信号带宽范围叠加后连续但是每个通道与其他通道的信号带宽范围不重叠。
3.如权利要求1所述的一种射频直采宽带数字接收机系统,其特征是:FPGA处理单元与每一个ADC转换模块通过JESD204B链路连接,采用JESD204B协议。
4.如权利要求3所述的一种射频直采宽带数字接收机系统,其特征是:JESD204B链路包括IP核、与IP核分别连接的JESD204B发送接口和JESD204B接收接口,以及连接JESD204B发送接口和JESD204B接收接口的多通道线路,JESD204B发送接口设置在ADC转换模块中,JESD204B接收接口设置在FPGA处理单元中。
5.如权利要求1所述的一种射频直采宽带数字接收机系统,其特征是:FPGA处理单元还被配置用于处理接收到的数字信号,FPGA处理单元包括:
解帧解映射处理模块:用于对接收到的帧数据进行解帧处理,获得AD数据;
FFT模块:被配置采用混合基FFT算法进行快速傅里叶变换对获得的AD数据进行处理,获得变换后的数据;
控制模块:用于实现将解帧解映射处理模块处理后的数据传输至FFT模块,并实现FFT模块处理后的数据存储。
6.如权利要求5所述的一种射频直采宽带数字接收机系统,其特征是:FFT模块采用多FFTIP核的级联架构,包括数据缓存模块、第一级FFT运算模块、数据转换模块、第二级FFT运算模块和数据转置及转换模块;
数据缓存模块:用于缓存各个通道接收的数据,将32k点数的数据分为32行乘1024列的矩阵;
第一级FFT运算模块:被配置为用于对每一行的1024个数据做FFT变换,进行32次FFT计算结束;
数据转换模块:被配置为用于将输出数据乘以相应旋转因子,并进行转置,生成1...
【专利技术属性】
技术研发人员:严发宝,张园园,张磊,尚自乾,陈耀,武昭,苏艳蕊,路光,王冰,
申请(专利权)人:山东大学,
类型:发明
国别省市:山东;37
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。