一种基于DVB标准的带宽聚合控制装置制造方法及图纸

技术编号:24917949 阅读:41 留言:0更新日期:2020-07-14 18:50
本实用新型专利技术提供了一种基于DVB标准的带宽聚合控制装置,包括预处理单元、分流单元、调制发射单元、接收解调单元、聚合单元和处理输出单元,所述预处理单元的输入端作为宽带聚合控制装置的输入端,所述预处理单元的输出端连接所述分流单元的输入端,所述分流单元的输出端连接所述调制发射单元的输入端,所述调制发射单元的输出端通信连接所述接收解调单元的输入端,所述接收解调单元的输出端连接所述聚合单元的输入端,所述聚合单元的输出端连接所述处理输出单元的输入端,所述处理输出单元的输出端作为宽带聚合控制装置的输出端。该基于DVB标准的带宽聚合控制装置具有传输速度快、效率高的优点。

【技术实现步骤摘要】
一种基于DVB标准的带宽聚合控制装置
本技术涉及了一种基于DVB标准的带宽聚合控制装置。
技术介绍
DVB即数字视频广播(DigitalVideoBroadcasting),是于1993年建立起来的一种面向市场的数字服务体系结构,旨在推广基于MPEG-2编码国际标准的电视服务,目前共有两代传输标准:DVB-T与DVB-T2,它们在8MHz频谱带宽内所支持的最高TS流传输速率分别是31.67Mb/s、50.32Mb/s。随着时代的发展,人们对视频的质量要求越来越高,在实际应用中,为了提高视音频传输质量,达到更好的观看效果,相应的需要传输尽量多的数据,但目前的数字视频广播传输系统的技术标准的最高流传输速率有限,对高清、超清等高质量视频的传输效率低下,无法满足使用要求。
技术实现思路
为了解决
技术介绍
中所存在的问题,本技术提出了一种基于DVB标准的带宽聚合控制装置。一种基于DVB标准的带宽聚合控制装置,包括预处理单元、分流单元、调制发射单元、接收解调单元、聚合单元和处理输出单元,所述预处理单元的输入端作为宽带聚合控制装置的输入端,所述预处理单元的输出端连接所述分流单元的输入端,所述分流单元的输出端连接所述调制发射单元的输入端,所述调制发射单元的输出端通信连接所述接收解调单元的输入端,所述接收解调单元的输出端连接所述聚合单元的输入端,所述聚合单元的输出端连接所述处理输出单元的输入端,所述处理输出单元的输出端作为宽带聚合控制装置的输出端。基于上述,所述预处理单元包括均衡器U1、电阻R1、电阻R2、电阻R3、电阻R4、电阻R5、电阻R6、电容C1、电容C2、电容C3、电容C4、电容C5、电容C6、电容C7、电容C8和电感L1,所述电感L1的一端连接端子J1,电感L1的另一端通过电容C3连接均衡器U1的2脚,电阻R1并联在电感L1的两端,电感L1的另一端还通过电阻R3接地,均衡器U1的3脚依次通过电容C5和电阻R5接地,电阻R4并联在电阻R5的两端,均衡器U1的7脚通过电阻R6接地,均衡器U1的14脚和15脚分别通过电容C8接地,均衡器U1的5脚通过电容C7连接均衡器U1的6脚,均衡器U1的10脚通过电容C6连接分流单元,均衡器U1的11脚通过电容C4连接分流单元,均衡器U1的13脚和16脚分别通过电阻R1连接电源并分别通过电容C1和电容C2接地。基于上述,所述分流单元包括FPGA芯片U2和多个电阻、电容,所述FPGA芯片U2的86脚和87脚作为输入端连接所述预处理单元的输出端,所述FPGA芯片U2的98脚分别通过电容CF1和电容CF2接地,FPGA芯片U2的103脚分别通过电容CF3和电容CF4接地,FPGA芯片U2的98脚、99脚、101脚和103脚分别连接调制发射单元;所述FPGA芯片U2的输出端有两组,每组输出端分别通过电阻连接调制发射单元的输入端。基于上述,所述调制发射单元包括第一发射模组和第二发射模组,第一发射模组包括宽带收发器U3、变压器T2、变压器T4、低通滤波器FC1、低通滤波器FC2,第二发射模组包括宽带收发器U4、变压器T8、变压器T10、低通滤波器FC3、低通滤波器FC4,所述宽带收发器U3的输入端和所述宽带收发器U4的输入端分别连接所述分流单元的输出端,所述宽带收发器U3的一输出端通过所述变压器T2连接所述低通滤波器FC1的输入端,所述低通滤波器FC1的输出端通信连接接收解调单元,所述宽带收发器U3的另一输出端通过所述变压器T4连接所述低通滤波器FC2的输入端,所述低通滤波器FC2的输出端通信连接接收解调单元;所述宽带收发器U4的一输出端通过所述变压器T8连接所述低通滤波器FC3的输入端,所述低通滤波器FC3的输出端通信连接接收解调单元,所述宽带收发器U4的另一输出端通过所述变压器T10连接所述低通滤波器FC4的输入端,所述低通滤波器FC4的输出端通信连接接收解调单元。基于上述,所述接收解调单元包括第一接收模组和第二接收模组,第一接收模组包括宽带收发器U5、变压器T14、变压器T16、低通滤波器FC5、低通滤波器FC6,第二接收模组包括宽带收发器U6、变压器T20、变压器T22、低通滤波器FC7、低通滤波器FC8,所述宽带收发器U5的输出端和所述宽带收发器U6的输出端分别连接所述聚合单元的输入端,所述宽带收发器U5的一输入端通过所述变压器T14连接所述低通滤波器FC5的输出端,所述低通滤波器FC5的输入端通信连接调制发射单元,所述宽带收发器U5的另一输入端通过所述变压器T16连接所述低通滤波器FC6的输出端,所述低通滤波器FC6的输入端通信连接调制发射单元;所述宽带收发器U6的一输入端通过所述变压器T20连接所述低通滤波器FC7的输出端,所述低通滤波器FC7的输入端通信连接接收解调单元,所述宽带收发器U6的另一输入端通过所述变压器T22连接所述低通滤波器FC8的输出端,所述低通滤波器FC8的输入端通信连接调制发射单元。基于上述,所述聚合单元包括FPGA芯片U7和多个电阻、电容,所述FPGA芯片U7的86脚和87脚作为输出端连接所述处理输出单元的输入端,所述FPGA芯片U7的98脚分别通过电容CF5和电容CF6接地,FPGA芯片U7的103脚分别通过电容CF7和电容CF8接地,FPGA芯片U7的98脚、99脚、101脚和103脚分别连接接收解调单元;所述FPGA芯片U7的输入端有两组,每组输入端分别通过电阻连接接收解调单元的输出端。基于上述,所述处理输出单元包括串行驱动器U8、电阻R203、电阻R204、电阻R205、电阻R206、电阻R207、电阻R208、电阻R209、电阻R210、电阻R211、电阻R212、电容C205、电容C206、电容C207、电容C208、电容C209、电容C210,所述电阻R207的一端和电阻R210的一端分别连接所述聚合单元的输出端,所述电阻R207的另一端连接所述串行驱动器U8的7脚并通过电阻R208连接电阻R210的另一端,所述电阻R210的另一端连接所述串行驱动器U8的6脚,所述串行驱动器U8的7脚依次通过电阻R204和电阻R203连接电源,所述串行驱动器U8的7脚还通过电阻R211接地,电阻R204和电阻R203的连接点处还分别通过电容C207和电容C208接地,所述串行驱动器U8的6脚依次通过电阻R205和电阻R203连接电源,所述串行驱动器U8的6脚HIA通过电阻R212接地,所述串行驱动器U8的5脚接地,所述串行驱动器U8的8脚通过电阻R203连接电源并分别通过电容C205和电容C209接地,所述串行驱动器U8的1脚通过电阻R206和电容C206连接接口端子J2,所述串行驱动器U8的3脚通过电阻R209连接电容C210的一端,电容C210的另一端作为处理输出单元的一个输出端。本技术相对现有技术具有实质性特点和进步,具体的说,本技术将基于DVB标准传输的TS流数据进行分流,并同时对多路分流数据分别进行调制和发送,在接收端再对多路分流数据进行解调和聚合,实现了更加高速的移动传输,方便了大数本文档来自技高网...

【技术保护点】
1.一种基于DVB标准的带宽聚合控制装置,其特征在于:包括预处理单元、分流单元、调制发射单元、接收解调单元、聚合单元和处理输出单元,所述预处理单元的输入端作为宽带聚合控制装置的输入端,所述预处理单元的输出端连接所述分流单元的输入端,所述分流单元的输出端连接所述调制发射单元的输入端,所述调制发射单元的输出端通信连接所述接收解调单元的输入端,所述接收解调单元的输出端连接所述聚合单元的输入端,所述聚合单元的输出端连接所述处理输出单元的输入端,所述处理输出单元的输出端作为宽带聚合控制装置的输出端。/n

【技术特征摘要】
1.一种基于DVB标准的带宽聚合控制装置,其特征在于:包括预处理单元、分流单元、调制发射单元、接收解调单元、聚合单元和处理输出单元,所述预处理单元的输入端作为宽带聚合控制装置的输入端,所述预处理单元的输出端连接所述分流单元的输入端,所述分流单元的输出端连接所述调制发射单元的输入端,所述调制发射单元的输出端通信连接所述接收解调单元的输入端,所述接收解调单元的输出端连接所述聚合单元的输入端,所述聚合单元的输出端连接所述处理输出单元的输入端,所述处理输出单元的输出端作为宽带聚合控制装置的输出端。


2.根据权利要求1所述的基于DVB标准的带宽聚合控制装置,其特征在于:所述预处理单元包括均衡器U1、电阻R1、电阻R2、电阻R3、电阻R4、电阻R5、电阻R6、电容C1、电容C2、电容C3、电容C4、电容C5、电容C6、电容C7、电容C8和电感L1,所述电感L1的一端连接端子J1,电感L1的另一端通过电容C3连接均衡器U1的2脚,电阻R1并联在电感L1的两端,电感L1的另一端还通过电阻R3接地,均衡器U1的3脚依次通过电容C5和电阻R5接地,电阻R4并联在电阻R5的两端,均衡器U1的7脚通过电阻R6接地,均衡器U1的14脚和15脚分别通过电容C8接地,均衡器U1的5脚通过电容C7连接均衡器U1的6脚,均衡器U1的10脚通过电容C6连接分流单元,均衡器U1的11脚通过电容C4连接分流单元,均衡器U1的13脚和16脚分别通过电阻R1连接电源并分别通过电容C1和电容C2接地。


3.根据权利要求1所述的基于DVB标准的带宽聚合控制装置,其特征在于:所述分流单元包括FPGA芯片U2和多个电阻、电容,所述FPGA芯片U2的86脚和87脚作为输入端连接所述预处理单元的输出端,所述FPGA芯片U2的98脚分别通过电容CF1和电容CF2接地,FPGA芯片U2的103脚分别通过电容CF3和电容CF4接地,FPGA芯片U2的98脚、99脚、101脚和103脚分别连接调制发射单元;所述FPGA芯片U2的输出端有两组,每组输出端分别通过电阻连接调制发射单元的输入端。


4.根据权利要求1所述的基于DVB标准的带宽聚合控制装置,其特征在于:所述调制发射单元包括第一发射模组和第二发射模组,第一发射模组包括宽带收发器U3、变压器T2、变压器T4、低通滤波器FC1、低通滤波器FC2,第二发射模组包括宽带收发器U4、变压器T8、变压器T10、低通滤波器FC3、低通滤波器FC4,所述宽带收发器U3的输入端和所述宽带收发器U4的输入端分别连接所述分流单元的输出端,所述宽带收发器U3的一输出端通过所述变压器T2连接所述低通滤波器FC1的输入端,所述低通滤波器FC1的输出端通信连接接收解调单元,所述宽带收发器U3的另一输出端通过所述变压器T4连接所述低通滤波器FC2的输入端,所述低通滤波器FC2的输出端通信连接接收解调单元;所述宽带收发器U4的一输出端通过所述变压器T8连接所述低通滤波器FC3的输入端,所述低通滤波器FC3的输出端通信连接接收解调单元,所述宽带收发器U4的另一输出端通过所述变压器T10连接所述低通滤波器FC4的输入端,所述低...

【专利技术属性】
技术研发人员:高亚伟卢素霞范桂萍薛宏甫
申请(专利权)人:郑州三和视讯技术股份有限公司
类型:新型
国别省市:河南;41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1