一种用于配置BPI总线芯片的接口电路制造技术

技术编号:24822044 阅读:31 留言:0更新日期:2020-07-08 07:24
本实用新型专利技术提供了一种用于配置BPI总线芯片的接口电路,涉及工业总线通信技术。波特率设置电路中每一可调节电阻连接于AD转换器,AD转换器的输出端产生二进制的第一序列。配置电路中译码器的输入端连接于AD转换器,翻译出第二序列;输出端连接于乘法器和显示屏。分频器的输入端与乘法器连接,输出端与采样电路连接,经过采样电路后产生异步收发器的采样序列。采样电路的输出端与存储器连接,采样序列传输至存储器,以存储BPI的配置信息。本实用新型专利技术能够获得波特率可以调节的接口电路,从而解决波特率较高的计算机产品与所需通信的芯片所在的电路板的CPU之间UART通信的难题。

【技术实现步骤摘要】
一种用于配置BPI总线芯片的接口电路
本技术涉及工业总线通信技术,特别是涉及一种用于配置BPI总线芯片的接口电路。
技术介绍
在人们需要对相同一块电路板上的芯片做通信的时候,计算机是不可或缺的。但是,容易出现关于计算机与通信芯片之间的时钟问题,也就是他们之间是没有同步时钟的,这就需要到无同步时钟通信,即异步通信。简单来说,使用者需要先利用计算机跟电路板上的器件进行通信,实现此功能就是利用到了上面所说的异步通信。通用异步收发器(UniversalAsynchronousReceiver/Transmitter,简称UART),就是一种在各种领域都应用广泛的异步串行接口技术,有着成本低,构造简单,有一定的安全性等特点,几乎在所有的工控计算机中都能看得到UART接口,由于它的价格低的特点,也成为产品降低成本的首选。还有,随着技术的发展,很多的芯片采用一种同步串行接口通信技术BPI(BytePeripheralInterface.BPI)来配置接口。它的出现解决了CPU无法在其与外围的低速器件进行同步数据传输的问题。综合以上所述,倘若需要把外围低速器件设置成我们想要的状态,那么必不可少的就是先让人操作计算机,计算机再通过异步通信技术来与需要配置的芯片所在的电路板上的CPU进行通信,在此前提之下,从而利用BPI和芯片配置接口来进行数据传输。在了解了以上情况后,又有另一个通信方面的问题,就是计算机中的UART波特率都是一个固定的,或者成倍数增长的频率,若人们需要与计算机通信的电路板上的CPU支持的波特率不是计算机支持波特率,那么二者的通信也就无从谈起。所以要做到待通信电路板上的CPU与计算机的通信,能调节电路板上CPU的波特率是重中之重,也是解决这个问题的最好办法。加之现有技术中高速的UART通信接口很少,因此,很难实现波特率较高的计算机产品与所需通信的芯片所在的电路板的CPU之间的UART通信。
技术实现思路
本技术的一个目的是要提供一种用于配置BPI总线芯片的接口电路,获得UART波特率可以调节的接口电路,以解决波特率较高的计算机产品与所需通信的芯片所在的电路板的CPU之间UART通信的难题。特别地,本技术提供了一种用于配置BPI总线芯片的接口电路,包括:波特率设置电路和与BPI芯片连接的配置电路;波特率设置电路包括:显示屏、多个可调节电阻;每一可调节电阻的调节端连接于AD转换器,所述AD转换器的输出端产生相对应的二进制的第一序列;配置电路包括:译码器、乘法器、分频器、采样电路、存储器;所述译码器的输入端分别连接于多个所述AD转换器,将所述第一序列转化为十进制的第二序列;所述译码器的输出端分别连接于所述乘法器和所述显示屏,所述显示屏的数据为异步收发器的目标波特率;所述分频器的输入端与所述乘法器连接;所述分频器输出端与所述采样电路连接,经过所述采样电路后产生异步收发器的采样序列;所述采样电路的输出端与所述存储器连接,采样序列传输至所述存储器,以存储BPI的配置信息。优选的,所述乘法器的一个输入端与单片机连接;所述单片机的时钟输入端与第一晶体振荡器连接;所述乘法器的复位端与复位开关连接。优选的,所述分频器的时钟输入端与第二晶体振荡器连接,产生的一个采样数据时钟传输至所述采样电路。优选的,所述配置电路还包括计数器;所述存储器的输出端分别连接于所述分频器和所述计数器;所述分频器的输出端还与所述计数器连接,产生的BPI同步时钟传输至所述计数器;所述计数器与BPI芯片连接。优选的,所述分频器直接连接于所述BPI芯片。优选的,串口收发器的输入端与所述采样电路连接。优选的,所述译码器的输入端还分别连接于第一翘板电路和第二翘板电路。优选的,所述波特率设置电路包括:三个瓷盘可调节电阻。优选的,在所述波特率设置电路中:三个可调节电阻一一对应连接于三个AD转换器,所述三个AD转换器的输出端连接于所述译码器的输入端;在所述配置电路中:所述译码器的输入端还分别连接于第一翘板电路和第二翘板电路,所述译码器的两个输出端分别连接于所述乘法器和所述显示屏;所述乘法器的一个输入端与单片机连接,所述单片机的时钟输入端与第一晶体振荡器连接;所述乘法器的复位端与复位开关连接;所述乘法器的输出端与所述分频器连接;所述分频器的输出端与所述采样电路连接,串口收发器的输出端与所述采样电路连接;所述采样电路的输出端与所述存储器连接;所述存储器的一个输出端与计数器连接,所述计数器与BPI芯片连接;所述存储器的另一个输出端与所述分频器连接;所述分频器的输出端还与所述计数器连接;所述分频器的输出端直接与所述BPI芯片连接。本技术利用多个可调节阻值大小的电阻调节电压大小,通过AD转换器对其输出的电压进行采样,这样就可以将当前波特率的大小可视化,并且直观地在液晶显示屏上显示。得到目标波特率之后,再开始对我们需要配置的BPI芯片进行异步通信,以达成对BPI芯片的配置的目的。本技术的电路使得被通信电路板上CPU的波特率可调节,以此来达到计算机与电路板上的功能芯片进行通讯的功能,大大的降低了用计算机直接配置电路板上芯片的难度,从而使得计算机可以直接对芯片进行配置。根据下文结合附图对本技术具体实施例的详细描述,本领域技术人员将会更加明了本技术的上述以及其他目的、优点和特征。附图说明后文将参照附图以示例性而非限制性的方式详细描述本技术的一些具体实施例。附图中相同的附图标记标示了相同或类似的部件或部分。本领域技术人员应该理解,这些附图未必是按比例绘制的。附图中:图1是根据本技术一个实施例的接口电路的连接方式示意图。具体实施方式如图1所示,用于配置BPI总线芯片的接口电路,主要包括波特率设置电路22和与BPI芯片连接的配置电路23。波特率设置电路22中主要有:一个直流稳压电源4、多个可调节电阻和多个AD转换器。在图示的实施例中,可调节电阻分别是:1号瓷盘可调电阻1、2号瓷盘可调电阻2、3号瓷盘可调电阻3。可调节电阻具有第一固定端、第二固定端、调节端。与可调节电阻一对一连接的16位AD转换器分别是:第一AD转换器5、第二AD转换器6、第三AD转换器7。1号瓷盘可调节电阻1的调节端与第一AD转换器5的信号输入端连接;2号瓷盘可调电阻2的调节端与第二AD转换器6的信号输入端连接;3号瓷盘可调电阻3的调节端与第三AD转换器7的信号输入端连接。直流稳压源4的负极接地。每个可调节电阻的第一固定端均与直流稳压源4的正极连接。每个可调节电阻的第二固定端接地。瓷盘可调节电阻的作用是:在改变其阻值大小时,它的输出电压会连续的线性变化,将其输入至AD转换器中,AD转换器的输出端产生相对应的二进制的第一序列。当调节1号瓷盘可调节电阻1时,电压不断变化,将其输出的电压值输入第一AD转换器5中,第一AD转换器5的输出端会产生一组二进制的序列X;当调节2号瓷盘可调电阻2时,电本文档来自技高网
...

【技术保护点】
1.一种用于配置BPI总线芯片的接口电路,其特征在于,包括:波特率设置电路和与BPI芯片连接的配置电路;/n波特率设置电路包括:显示屏、多个可调节电阻;每一可调节电阻的调节端连接于AD转换器,所述AD转换器的输出端产生相对应的二进制的第一序列;/n配置电路包括:译码器、乘法器、分频器、采样电路、存储器;/n所述译码器的输入端分别连接于多个所述AD转换器,将所述第一序列转化为十进制的第二序列;所述译码器的输出端分别连接于所述乘法器和所述显示屏,所述显示屏的数据为异步收发器的目标波特率;/n所述分频器的输入端与所述乘法器连接;所述分频器的输出端与所述采样电路连接,经过所述采样电路后产生异步收发器的采样序列;所述采样电路的输出端与所述存储器连接,采样序列传输至所述存储器,以存储BPI的配置信息。/n

【技术特征摘要】
1.一种用于配置BPI总线芯片的接口电路,其特征在于,包括:波特率设置电路和与BPI芯片连接的配置电路;
波特率设置电路包括:显示屏、多个可调节电阻;每一可调节电阻的调节端连接于AD转换器,所述AD转换器的输出端产生相对应的二进制的第一序列;
配置电路包括:译码器、乘法器、分频器、采样电路、存储器;
所述译码器的输入端分别连接于多个所述AD转换器,将所述第一序列转化为十进制的第二序列;所述译码器的输出端分别连接于所述乘法器和所述显示屏,所述显示屏的数据为异步收发器的目标波特率;
所述分频器的输入端与所述乘法器连接;所述分频器的输出端与所述采样电路连接,经过所述采样电路后产生异步收发器的采样序列;所述采样电路的输出端与所述存储器连接,采样序列传输至所述存储器,以存储BPI的配置信息。


2.根据权利要求1所述的接口电路,其特征在于,所述乘法器的一个输入端与单片机连接;所述单片机的时钟输入端与第一晶体振荡器连接;所述乘法器的复位端与复位开关连接。


3.根据权利要求1或2所述的接口电路,其特征在于,所述分频器的时钟输入端与第二晶体振荡器连接,产生的一个采样数据时钟传输至所述采样电路。


4.根据权利要求3所述的接口电路,其特征在于,所述配置电路还包括计数器;所述存储器的输出端分别连接于所述分频器和所述计数器;所述分频器的输出端还与所述计数器连接,产生的BPI同步时钟传输至所述计数器;所述计数器与BPI芯...

【专利技术属性】
技术研发人员:沈震邓宁芳
申请(专利权)人:无锡桂格电子科技有限公司
类型:新型
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1