一种掉电保护电路制造技术

技术编号:24779979 阅读:38 留言:0更新日期:2020-07-04 21:02
本实用新型专利技术提供一种掉电保护电路,包括:比较电路,所述比较电路的第一输入端输入处理器的供电电压,所述比较电路的第二输入端输入第一参考电压;所述比较电路的输出端与所述处理器的掉电信号输入接口相连;电源控制开关器,所述电源控制开关器的使能端与所述比较电路的输出端相连,所述电源控制开关器的输出端与所述处理器的电源接口相连;储能器,所述储能器的充放电接口与所述处理器的电源接口相连,比较电路在检测到处理器的外部电源掉电时,向处理器输出触发信号,以触发处理器的掉电保护机制,同时,在外部电源掉电以后,通过储能器为所述处理器供电,以保持所述处理器继续运行一段时间,实现了处理器的掉电保护。

【技术实现步骤摘要】
一种掉电保护电路
本技术涉及电子设备
,具体涉及一种掉电保护电路。
技术介绍
随着工业控制等国产化核心领域行业对安全性、可靠性的要求越来越高,运行期间的重要数据的存储是必不可少的硬性要求。处理器掉电时,会对掉电时的数据进行存储,以防止数据丢失,其中,工业控制领域通用的掉电数据存储都是采用MRAM(MagneticRandomAccessMemory)高速存储方案,通过QSPI(queuedspi)存储接口将变化数据快速写入MRAM中实现数据存储,但是,有的处理器并不具备QSPI存储接口,这就导致这些处理器无法采用上述方案防止掉电时数据的丢失,因此,如何防止这些不具备QSPI存储接口的处理器也能够在掉电时对数据进行存储,成为本领域技术人员亟待解决的技术问题之一。
技术实现思路
有鉴于此,本技术实施例提供一种掉电保护电路,以实现处理器处理的掉电保护。为实现上述目的,本技术实施例提供如下技术方案:一种掉电保护电路,包括:比较电路,所述比较电路的第一输入端输入处理器的供电电压,所述比较电路的第二输入端输入第一参考电压;所述比较电路的输出端与所述处理器的掉电信号输入接口相连;电源控制开关器,所述电源控制开关器的使能端与所述比较电路的输出端相连,所述电源控制开关器的输出端与所述处理器的电源接口相连;储能器,所述储能器的充放电接口与所述处理器的电源接口相连。可选的,上述掉电保护电路中,所述比较电路包括:分压电路,所述分压电路的输入端作为所述比较电路的第一输入端与所述处理器的供电电压;比较器,所述比较器的第一输入端与所述分压电路的输出端相连,所述比较器的第二输入端作为所述分压电路的第二输入端获取所述第一参考电压,所述比较器的输出端作为所述比较电路的输出端。可选的,上述掉电保护电路中,还包括:第一二极管,所述第一二极管设置在所述电源控制开关器的输出端以及所述储能器的充放电接口与所述处理器的电源接口之间。可选的,上述掉电保护电路中,还包括:第一电感,所述第一电感设置在所述电源控制开关器的输出端以及所述储能器的充放电接口与所述第一二极管的阳极之间。可选的,上述掉电保护电路中,还包括:限流电阻,所述限流电阻的第一端与所述电源控制开关器的输出端相连,所述限流电阻的第二端与所述储能器的充放电接口相连。可选的,上述掉电保护电路中,所述储能器为电容。可选的,上述掉电保护电路中,还包括:稳压电容,所述稳压电容的第一端与所述处理器的电源接口相连,所述稳压电容的第二端接地。可选的,上述掉电保护电路中,还包括:FLASH储存器;所述FLASH储存器的输入端与所述处理器的掉电数据输出接口相连。可选的,上述掉电保护电路中,所述比较器为信号为SGM706的比较器。可选的,上述掉电保护电路中,所述电源控制开关器为型号为SGM2560的电源控制开关器。基于上述技术方案,本技术实施例提供的上述方案,通过比较电路在检测到处理器的外部电源掉电时,向处理器输出触发信号,以触发处理器的掉电保护机制,同时,在外部电源掉电以后,通过储能器为所述处理器供电,以保持所述处理器继续运行一段时间,实现了处理器的掉电保护。附图说明为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。图1为本申请实施例公开的掉电保护电路的结构示意图;图2为本申请实施例公开的比较电路的结构示意图;图3为本申请实施例公开的电源控制开关器与处理器的连接结构示意图。具体实施方式下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。现有技术中,存在很多处理器不具备QSPI存储接口,例如,龙芯CPU。为了实现这些处理器在掉电时进行数据存储以防止数据丢失的问题,本申请公开了一种适用于这些不具备QSPI存储接口的处理器的掉电保护电路。参见图1,本申请实施例公开的一种掉电保护电路,包括:比较电路100、电源控制开关器200和储能器300;所述比较电路100的第一输入端输入处理器的供电电压,所述比较电路100的第二输入端输入第一参考电压;所述比较电路100的输出端与所述处理器的掉电信号输入接口相连,所述比较电路100会随着所述处理器的供电电压与所述第一参考电压的比较结果发生跳转,例如,当所述处理器的供电电压大于所述第一参考电压,所述比较电路100输出高电平信号,当所述处理器的供电电压小于所述第一参考电压,所述比较电路100输出低电平信号。在本方案中,所述比较电路100输出的高电平信号会作为所述电源控制开关器200的使能信号,下发至所述电源控制开关器200的使能端,触发所述电源控制开关器200工作,所述比较电路100输出的低电平信号回座位所述处理器的使能信号,发送至所述处理器的掉电信号输入接口,所述处理器的掉电信号输入接口在获取到所述比较电路100输出的低电平信号时,会触发其预设的掉电保护逻辑,对其运行数据进行存储,以防止数据丢失;在本申请实施例公开的技术方案中,所述电源控制开关器200用于对所述处理器的供电电压进行处理,以保证供电质量,在本方案中,所述电源控制开关器200为DC-DC电路,所述电源控制开关器200的使能端与所述比较电路100的输出端相连,所述电源控制开关器200的输出端与所述处理器的电源接口相连,当所述电源控制开关器200的使能端获取到所述比较电路100输出的高电平信号时,所述电源控制开关器200处于使能状态,其对外电源输出电压进行处理后,发送给所述处理器,此时,处理器采用外部电源提供的电压进行工作,在本申请实施例公开的技术方案中,所述稳压器具体可以选择类型为SGM2560的电源控制开关器200;所述储能器300的充放电接口与所述处理器的电源接口相连,在本方案中,所述储能器300的充放电接口与所述处理器的电源相连,当所述电源控制开关器200处于使能状态时,所述电源控制开关器200的输出电压除了保证所述处理器工作之外,还可以为所述储能器300进行充电,使得所述储能器300一直保持在满电状态,当所述电源控制开关器200不工作时,所述电源控制开关器200的输出端无电信号输出,此时,所述储能器300进入放电状态,通过所述储能器300的存储电能,保持所述处理器继续工作一段时间,此时,所述处理器工作时间的长短与所述储能器300的容量有关,所述储能器300的容量值,可以依据用户需求自行选择。在本申请实施例公开的技术方案本文档来自技高网...

【技术保护点】
1.一种掉电保护电路,其特征在于,包括:/n比较电路,所述比较电路的第一输入端输入处理器的供电电压,所述比较电路的第二输入端输入第一参考电压;所述比较电路的输出端与所述处理器的掉电信号输入接口相连;/n电源控制开关器,所述电源控制开关器的使能端与所述比较电路的输出端相连,所述电源控制开关器的输出端与所述处理器的电源接口相连;/n储能器,所述储能器的充放电接口与所述处理器的电源接口相连。/n

【技术特征摘要】
1.一种掉电保护电路,其特征在于,包括:
比较电路,所述比较电路的第一输入端输入处理器的供电电压,所述比较电路的第二输入端输入第一参考电压;所述比较电路的输出端与所述处理器的掉电信号输入接口相连;
电源控制开关器,所述电源控制开关器的使能端与所述比较电路的输出端相连,所述电源控制开关器的输出端与所述处理器的电源接口相连;
储能器,所述储能器的充放电接口与所述处理器的电源接口相连。


2.根据权利要求1所述的掉电保护电路,其特征在于,所述比较电路包括:
分压电路,所述分压电路的输入端作为所述比较电路的第一输入端与所述处理器的供电电压;
比较器,所述比较器的第一输入端与所述分压电路的输出端相连,所述比较器的第二输入端作为所述分压电路的第二输入端获取所述第一参考电压,所述比较器的输出端作为所述比较电路的输出端。


3.根据权利要求1所述的掉电保护电路,其特征在于,还包括:
第一二极管,所述第一二极管设置在所述电源控制开关器的输出端以及所述储能器的充放电接口与所述处理器的电源接口之间。


4.根据权利要求...

【专利技术属性】
技术研发人员:吴波波肖素委王辉关站东孙任贵刘建军尹俊杰陈中川周东红雷志军朱毅明
申请(专利权)人:北京和利时智能技术有限公司宁波和利时智能科技有限公司
类型:新型
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1