【技术实现步骤摘要】
逐次逼近寄存器(SAR)模数转换器(ADC)动态范围扩展本申请是申请日为2018年10月31日、申请号为201880002756.6、名称为“逐次逼近寄存器(SAR)模数转换器(ADC)动态范围扩展”的专利技术申请的分案申请。相关申请的交叉引用本专利文件要求申请人深圳市汇顶科技股份有限公司于2018年5月31日提交的在先美国非临时专利申请号为15993625、专利技术名称为“逐次逼近寄存器(SAR)模数转换器(ADC)动态范围扩展”的优先权和权益。
本专利技术总体上涉及一种逐次逼近寄存器(successiveapproximationregister,SAR)模数转换器(analogtodigitalconverter,ADC),更具体地,涉及一种SARADC,其参考电压约为最大输入电压和最小输入电压之间的差的一半。
技术介绍
传统的SARADC架构使用等于或基本等于最大输入电压的参考电压。由于在电容数模转换器(capacitivedigitaltoanalogconverter,CDAC)中使用参考 ...
【技术保护点】
1.一种逐次逼近寄存器模数转换器SAR ADC,包括DAC、比较器和SAR逻辑电路,其中,所述DAC、所述比较器和所述SAR逻辑电路相互电连通,并且被共同配置为基于模拟输入电压和参考电压生成数字输出字,其中,所述数字输出字根据由最小模拟输入电压和最大模拟输入电压限制的模拟值的范围表示所述模拟输入电压的值,以及其中,所述数字输出字的最高有效位MSB是根据所述模拟输入电压和所述参考电压的比较确定的。/n
【技术特征摘要】
20180531 US 15/993,6251.一种逐次逼近寄存器模数转换器SARADC,包括DAC、比较器和SAR逻辑电路,其中,所述DAC、所述比较器和所述SAR逻辑电路相互电连通,并且被共同配置为基于模拟输入电压和参考电压生成数字输出字,其中,所述数字输出字根据由最小模拟输入电压和最大模拟输入电压限制的模拟值的范围表示所述模拟输入电压的值,以及其中,所述数字输出字的最高有效位MSB是根据所述模拟输入电压和所述参考电压的比较确定的。
2.根据权利要求1所述的SARADC,其特征在于,在第一时间段期间,所述比较器被配置为接收所述参考电压和所述模拟输入电压,并基于所述参考电压和所述模拟输入电压之间的差的符号生成第一比较值。
3.根据权利要求2所述的SARADC,其特征在于,所述比较器被配置为从所述DAC接收所述模拟输入电压。
4.根据权利要求2或3所述的SARADC,其特征在于,所述SAR逻辑电路被配置为接收所述第一比较值,并基于所述第一比较值生成所述数字输出字的MSB。
5.根据权利要求2-4中任一项所述的SARADC,其特征在于,在第二时间段期间,所述比较器被配置为接收所述参考电压和第二电压,并基于所述参考电压和所述第二电压之间的差的符号生成第二比较值。
6.根据权利要求5所述的SARADC,其特征在于,所述比较器被配置为从所述DAC接收所述第二电压,且所述DAC被配置为基于所述模拟输入电压和所述MSB生成所述第二电压。
7.根据权利要求5或6所述的SARADC,其特征在于,所述SAR逻辑电路被配置为接收所述第二比较值,并基于所述第二比较值生成所述数字输出字的下一比特。
8.根据权利要求5-7中任一项所述的SARADC,其特征在于,所述SAR逻辑电路被配置为基于所述第一比较值和所述第二比较值生成用于所述DAC的数字输入字,且所述DAC被配置为基于所述第一比较值和所述第二比较值生成用于所述比较器的比较电压。
9.根据权利要求1-8中任一项所述的SARADC,其特征在于,所述DAC包括N个电容器以及N个开关,所述N个电容器的电容值分别为C、2×C、…2(N-1)×C,N为大于1的整数,其中,每个开关连接到所述N个电容器中的一个特定电容器,并选择性地连接到接地电压或所述参考电压,并被配置为选择性地将所述特定电容器连接到所述接地电压或参考电压。
10.根据权利要求9所述的SARADC,其特征在于,所述第二电压等于所述模拟输入电压加上或减去电压阶跃,所述电压阶跃的幅度对应于所述DAC中的具有值C的电容器的电荷。
11.一种使用包括相互电连通的DAC、比较器和SAR逻辑电路的逐次逼近寄存器模数转换器SA...
【专利技术属性】
技术研发人员:阿里·法里德,艾哈迈德·埃米拉,穆罕默德·阿布迪纳,哈桑·奥萨马·埃尔温,
申请(专利权)人:深圳市汇顶科技股份有限公司,
类型:发明
国别省市:广东;44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。