【技术实现步骤摘要】
一种交换机系统的指示灯控制方法、系统、设备以及介质
本专利技术涉及交换机领域,具体涉及一种交换机系统的指示灯控制方法、系统、设备以及存储介质。
技术介绍
在交换机系统中,可以通过CPLD/FPGA芯片控制整个交换机的上、下电时序控制、通信控制、按键检测、风扇转速控制、SFP点灯控制及串口切换、双BIOS切换、I2C多主多从通信等,CPLD/FPGA是一款半定制的专用集成电路,具有灵活编程、快速响应、集成度高等系列优点,在前期开发验证及控制应用领域得到越来越广泛的应用。灯板设计是交换机系统设计的重要内容,能直观显示当前交换机主要部件状态和整个交换机状态。目前产品中,交换机系统没有添加BMC控制,只是基于CPU实现指示灯控制,如果出现系统异常或崩溃将无法指示点灯,也就是无法提示客户;另外如果添加BMC控制,则导致BMC与CPU同时控制,需要处理优先级问题;最后,指示灯板通常不添加BMC指示灯,这也就无法获得BMC运行状态。
技术实现思路
有鉴于此,为了克服上述问题的至少一个方面,本专利技术实施例的提出 ...
【技术保护点】
1.一种交换机系统的指示灯控制方法,其特征在于,包括基于CPLD/FPGA执行以下步骤:/n获取BMC和CPU发送的有效控制信号;/n响应于所述BMC和所述CPU发送的有效控制信号均为低电平信号,获取多个硬件的在位状态信息;/n根据所述多个硬件的在位状态信息向与所述多个硬件对应的指示灯分别发送对应的控制信号;/n继续获取所述BMC和所述CPU发送的有效控制信号;/n响应于所述BMC发送的有效控制信号为高电平信号,读取由所述BMC控制的第一寄存器的信息;/n根据所述第一寄存器的信息向与所述多个硬件中的若干个硬件对应的指示灯发送对应的控制信号。/n
【技术特征摘要】
1.一种交换机系统的指示灯控制方法,其特征在于,包括基于CPLD/FPGA执行以下步骤:
获取BMC和CPU发送的有效控制信号;
响应于所述BMC和所述CPU发送的有效控制信号均为低电平信号,获取多个硬件的在位状态信息;
根据所述多个硬件的在位状态信息向与所述多个硬件对应的指示灯分别发送对应的控制信号;
继续获取所述BMC和所述CPU发送的有效控制信号;
响应于所述BMC发送的有效控制信号为高电平信号,读取由所述BMC控制的第一寄存器的信息;
根据所述第一寄存器的信息向与所述多个硬件中的若干个硬件对应的指示灯发送对应的控制信号。
2.如权利要求1所述的方法,其特征在于,还包括:
继续获取所述BMC和所述CPU发送的有效控制信号;
响应于所述CPU发送的有效控制信号为高电平信号,读取由所述CPU控制的第二寄存器的信息;
根据所述第二寄存器的信息向与所述多个硬件中的若干个硬件对应的指示灯发送对应的控制信号。
3.如权利要求2所述的方法,其特征在于,还包括:
响应于所述多个硬件中的若干个硬件对应的指示灯同时由所述BMC和所述CPU控制,根据所述第一寄存器的信息和所述第二寄存器的信息中优先级高的信息发送对应的控制信号。
4.如权利要求2所述的方法,其特征在于,还包括:
获取BMC发送的看门狗信号;
根据所述看门狗信号判断BMC的工作状态;
响应于所述BMC异常,根据硬件的在位状态信息或所述第二寄存器的信息发送对应的控制信号。
5.如权利要求2所述的方法,其特征在于,还包括:
获取CPU发送的看门狗信号;
根据所述看门狗信号判断CPU的工作状态;
响应于所述CPU异常,根据硬件的在位状态信息或所述第一寄存器的信息发送对应的控制信号。
6.一种用于控制交换机系统...
【专利技术属性】
技术研发人员:季冬冬,薛广营,张广乐,
申请(专利权)人:苏州浪潮智能科技有限公司,
类型:发明
国别省市:江苏;32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。