【技术实现步骤摘要】
像素电路及其驱动方法、显示面板
本专利技术属于显示
,具体涉及一种像素电路及其驱动方法、显示面板。
技术介绍
在现有技术中,采用阵列基板行驱动(GateDriveronArray,简称GOA)技术将薄膜场效应晶体管(ThinFilmTransistor,简称TFT)集成在阵列基板上,用以对显示面板中的栅线进行扫描驱动,从而可以省掉栅极驱动IC的部分,有利于窄边框的实现。对于具有外部补偿功能的显示面板而言,其需要栅极驱动电路(由级联的多个栅极驱动单元构成)中的各栅极驱动单元不仅能在显示驱动阶段输出控制显示开关晶体管导通的驱动信号,还能在感测阶段输出控制感测开关晶体管导通的驱动信号,即栅极驱动单元需具备输出双脉冲的功能。然而,由于现有的移位寄存器只能输出单脉冲信号,因此现有的一个栅极驱动单元仅包括一个移位寄存器(ShiftRegister)的情况无法满足驱动需求。
技术实现思路
本专利技术旨在至少解决现有技术中存在的技术问题之一,提供一种(像素电路及其驱动方法、显示面板。第一方面,本专利 ...
【技术保护点】
1.一种像素电路,其包括:呈阵列排布的多个子像素电路;所述多个子像素电路中的每个包括:第一节点控制子电路、第二节点控制子电路、驱动子电路、存储子电路、读取子电路、发光器件;其中,至少部分位于不同行的所述子像素电路中的所述读取子电路由同一感测控制线控制;/n所述第一节点控制子电路,被配置为响应于第一扫描信号,以对所述存储子电路进行充电;/n所述第二节点控制子电路,被配置为响应于第二扫描信号,而将参考电压信号写入至第二节点;/n所述读取子电路,被配置为响应于感测控制线所写入的感测控制信号,而读取所述第二节点的电位,;/n所述驱动子电路,被配置为响应于所述第一节点和所述第二节点的 ...
【技术特征摘要】
1.一种像素电路,其包括:呈阵列排布的多个子像素电路;所述多个子像素电路中的每个包括:第一节点控制子电路、第二节点控制子电路、驱动子电路、存储子电路、读取子电路、发光器件;其中,至少部分位于不同行的所述子像素电路中的所述读取子电路由同一感测控制线控制;
所述第一节点控制子电路,被配置为响应于第一扫描信号,以对所述存储子电路进行充电;
所述第二节点控制子电路,被配置为响应于第二扫描信号,而将参考电压信号写入至第二节点;
所述读取子电路,被配置为响应于感测控制线所写入的感测控制信号,而读取所述第二节点的电位,;
所述驱动子电路,被配置为响应于所述第一节点和所述第二节点的电压信号,以驱动所述发光器件进行发光。
2.根据权利要求1所述的像素电路,其中,位于第N+1行的所述子像素电路的所述第一节点控制电路所响应的所述第一扫描信号,被配置为位于第N行的所述子像素电路的所述第二节点控制电路所响应的所述第二扫描信号。
3.根据权利要求2所述的像素电路,其中,所述第一节点控制子电路连接所述第一节点、数据线和第一扫描线;第二节点控制子电路连接读取线、第二节点、第二扫描线;其中,
第N+1行的所述子像素电路的所述第一节点控制电路所连接的第一扫描线,与第N行的所述子像素电路的所述第二节点控制电路所连接的第二扫描线共用;N为自然数。
4.根据权利要求1所述的像素电路,其中,由同一条所述感测控制线的各行所述子像素电路相邻设置。
5.根据权利要求4所述的像素电路,其中,每相邻两行或四行所述子像素电路由同一所述感测控制线控制。
6.根据权利要求1-5中任一项所述像素电路,其中,所述第一节点控制子电路包括:第一晶体管;
所述第一晶体管的第一极连接数据线,第二极连接所述第一节点,控制极连接第一扫描线。
7.根据权利要求1-5中任一项述的像素电路,其中,所述第二节点控制电路包括:第二晶体管;
所述第二晶体管的第一极连接读取线,第二极连接所述第二节点,控制极连接第二扫描线。
8.根据权利要求1-5中任一项所述的像素电路,其中,所述驱动子电路包括:第三晶体管;
所述第三晶体管的第一极连接第一电源电压端,第二极连接所述第二节点,控制极连接所述第一节点。
9.根据权利要求1-5中任一项所述的像素电路,其中,所述读取子电路包括:第四晶体管;
所述第四晶体管的第一极连接...
【专利技术属性】
技术研发人员:袁志东,李永谦,袁粲,
申请(专利权)人:合肥京东方卓印科技有限公司,京东方科技集团股份有限公司,
类型:发明
国别省市:安徽;34
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。