【技术实现步骤摘要】
多CPU之间的高速串口通信电路
本技术属于多CPU之间的通信
,尤其是涉及一种多CPU之间的高速串口通信电路。
技术介绍
在嵌入式系统设计中,经常碰到多CPU的应用场合,系统内的多个CPU需要进行板间通信,常见的板间通信方法有:1、利用双端口RAM实现CPU之间通信双端口RAM是一种高速的存储器芯片,有两套地址总线、数据总线和控制总线,并有一套竞争仲裁电路。因此,2个CPU在仲裁电路控制下,可以通过各自的地址总线、数据总线对其进行读写操作,方便地进行CPU之间的数据交换。2、用I2C总线实现多CPU之间的通信I2C总线是一种主从结构的二线同步总线,其中一根是同步移位时钟SCL,另一根为数据线SDA。各CPU通过2条线相连,总线有4种工作模式:主发送模式、主接收模式、从发送模式、从接收模式。根据各子系统需要,合理选用其工作模式即构成I2C总线多CPU通信系统。3、利用SPI总线实现多CPU之间通信SPI总线是一种4线同步串行总线,4根线分别是:片选CS;串行移位SCK;串行 ...
【技术保护点】
1.一种多CPU之间的高速串口通信电路,其特征在于,包括第一CPU和多个第二CPU,所述第一CPU连接有第一RS485电平转换电路,每个第二CPU均连接有第二RS485电平转换电路,第一CPU对应的第一RS485电平转换电路通过RS485通信总线分别与每个第二CPU对应的第二RS485电平转换电路相连接。/n
【技术特征摘要】
1.一种多CPU之间的高速串口通信电路,其特征在于,包括第一CPU和多个第二CPU,所述第一CPU连接有第一RS485电平转换电路,每个第二CPU均连接有第二RS485电平转换电路,第一CPU对应的第一RS485电平转换电路通过RS485通信总线分别与每个第二CPU对应的第二RS485电平转换电路相连接。
2.根据权利要求1所述的多CPU之间的高速串口通信电路,其特征在于,所述第一RS485电平转换电路包括连接于所述第一CPU的第一RS485芯片(U1),所述第二RS485电平转换电路包括连接于所述第二CPU的第二RS485芯片(U2),所述第一RS485芯片(U1)连接于所述第二RS485芯片(U2)。
3.根据权利要求2所述的多CPU之间的高速串口通信电路,其特征在于,所述第一RS485电平转换电路还包括连接于所述第一CPU的第三RS485芯片(U3),所述第二RS485电平转换电路还包括连接于所述第二CPU的第四RS485芯片(U4),所述第三RS485芯片(U3)连接于所述第四RS485芯片(U4)。
4.根据权利要求3所述的多CPU之间的高速串口通信电路,其特征在于,所述第一RS485芯片(U1)、第二RS485芯片(U2)、第三RS485芯片(U3)和第四RS485芯片(U4)的型号均为SN65HVD75。
5.根据权利要求4所述的多CPU之间的高速串口通信电路,其特征在于,所述第一CPU的型号为AM3356,所述第一CPU包括第一部分芯片(U1A)、第二部分芯片(U1B)、第三部分芯片(U1C)和第四部分芯片(U1D)。
6.根据权利要求5所述的多CPU之间的高速串口通信电路,其特征在于,所述第一RS485芯片(U1)第1引脚和第4引脚分别连接于第四部分芯片...
【专利技术属性】
技术研发人员:周刚陆,范华峰,姚颖峰,
申请(专利权)人:杭州华立电力系统工程有限公司,
类型:新型
国别省市:浙江;33
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。