本实用新型专利技术涉及服务器技术领域,提供一种服务器的故障自恢复同源时钟系统,包括设置在时钟板上的至少两个时钟产生器,至少两个时钟产生器中有且只有一个时钟产生器为默认工作时钟源;至少两个时钟产生器分别与时钟选通器的输入通道对应连接,时钟选通器与CPLD连接,CPLD连接有与时钟产生器数量相同的若干个供电芯片,供电芯片与对应的时钟产生器连接;服务器的故障自恢复同源时钟系统还包括一时钟监控芯片,时钟监控芯片与CPLD以及时钟选通器的输出通道out连接;时钟选通器的输出通道out分别与服务器的若干个节点的时钟缓冲器连接,从而实现在时钟产生器发生故障时,自动切换到下一时钟产生器,为服务器系统提供时钟信号,实现故障自恢复。
A server self recovery clock system
【技术实现步骤摘要】
一种服务器的故障自恢复同源时钟系统
本技术属于服务器
,尤其涉及一种服务器的故障自恢复同源时钟系统。
技术介绍
时钟信号是服务器时序逻辑的基础,用于决定逻辑单元中的状态何时更新,是有固定周期的信号量。时钟系统是服务器的重要组成部分,为服务器中的CPU、PCH、PCIe等提供时钟信号。在4节点8路服务器设计中,为保证各节点上的CPU、PCIe设备及芯片组等的时序一致性,需要使用同源时钟系统,即4个计算节点的时钟来自统一时钟源。目前,4节点8服务器的同源时钟系统方案为:将时钟产生器放置在独立于各计算节点之外的时钟板上,并将其发出的时钟信号经由中背板分别接到4个计算节点上,再通过每个节点上的时钟缓冲器将时钟信号分成多路,供CPU、PCIe等使用。但是,4节点8服务器不具有故障监控及自恢复功能,一旦时钟板上的时钟产生器发生故障,将引起所有4个计算节点的时钟信号异常,直接导致服务器系统宕机。
技术实现思路
针对现有技术中的缺陷,本技术提供了一种服务器的故障自恢复同源时钟系统,旨在解决现有技术中4节点8服务器不具有故障监控及自恢复功能,一旦时钟板上的时钟产生器发生故障,将引起所有4个计算节点的时钟信号异常,直接导致服务器系统宕机的问题。本技术所提供的技术方案是:一种服务器的故障自恢复同源时钟系统,包括设置在时钟板上的至少两个时钟产生器,其中,至少两个所述时钟产生器中有且只有一个时钟产生器为默认工作时钟源;至少两个所述时钟产生器分别与时钟选通器的输入通道对应连接,所述时钟选通器与CPLD连接,所述CPLD连接有与所述时钟产生器数量相同的若干个供电芯片,所述供电芯片与对应的时钟产生器连接;所述服务器的故障自恢复同源时钟系统还包括一时钟监控芯片,所述时钟监控芯片与所述CPLD以及所述时钟选通器的输出通道out连接;所述时钟选通器的输出通道out分别与服务器的若干个节点的时钟缓冲器连接。作为一种改进的方案,所述时钟产生器的数量为三个,分别记为第一时钟产生器、第二时钟产生器以及第三时钟产生器;对应地,所述供电芯片的数量也为三个,分别记为第一供电芯片、第二供电芯片以及第三供电芯片;其中,所述第一时钟产生器与所述第一供电芯片连接,所述第二时钟产生器与所述第二供电芯片连接,所述第三时钟产生器与所述第三供电芯片连接。作为一种改进的方案,所述时钟选通器设有第一输入通道in_1、第二输入通道in_2以及第三输入通道in_3;其中,所述第一输入通道in_1与所述第一时钟产生器连接,所述第二输入通道in_2与所述第二时钟产生器连接,所述第三输入通道in_3与所述第三时钟产生器连接。作为一种改进的方案,所述服务器为4节点8路服务器。作为一种改进的方案,所述时钟选通器的输出通道out与服务器节点的时钟缓冲器之间设有中背板。在本技术中,服务器的故障自恢复同源时钟系统包括设置在时钟板上的至少两个时钟产生器,至少两个时钟产生器中有且只有一个时钟产生器为默认工作时钟源;至少两个时钟产生器分别与时钟选通器的输入通道对应连接,时钟选通器与CPLD连接,CPLD连接有与时钟产生器数量相同的若干个供电芯片,供电芯片与对应的时钟产生器连接;服务器的故障自恢复同源时钟系统还包括一时钟监控芯片,时钟监控芯片与CPLD以及时钟选通器的输出通道out连接;时钟选通器的输出通道out分别与服务器的若干个节点的时钟缓冲器连接,从而实现在时钟产生器发生故障时,自动切换到下一时钟产生器,为服务器系统提供时钟信号,实现故障自恢复。附图说明为了更清楚地说明本技术具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍。在所有附图中,类似的元件或部分一般由类似的附图标记标识。附图中,各元件或部分并不一定按照实际的比例绘制。图1是本技术提供的服务器的故障自恢复同源时钟系统的结构框图;其中,1-时钟板,2-第一时钟产生器,3-第二时钟产生器,4-第三时钟产生器,5-第一供电芯片,6-第二供电芯片,7-第三供电芯片,8-时钟选通器,9-时钟缓冲器,10-时钟监控芯片,11-中背板。具体实施方式下面将结合附图对本技术技术方案的实施例进行详细的描述。以下实施例仅用于更加清楚地说明本技术的、技术方案,因此只作为示例,而不能以此来限制本技术的保护范围。图1示出了本技术提供的服务器的故障自恢复同源时钟系统的结构框图,为了便于说明,图中仅给出了与本技术相关的部分。服务器的故障自恢复同源时钟系统包括设置在时钟板1上的至少两个时钟产生器,其中,至少两个所述时钟产生器中有且只有一个时钟产生器为默认工作时钟源;至少两个所述时钟产生器分别与时钟选通器8的输入通道对应连接,所述时钟选通器8与CPLD连接,所述CPLD连接有与所述时钟产生器数量相同的若干个供电芯片,所述供电芯片与对应的时钟产生器连接;所述服务器的故障自恢复同源时钟系统还包括一时钟监控芯片10,所述时钟监控芯片10与所述CPLD以及所述时钟选通器8的输出通道out连接;所述时钟选通器8的输出通道out分别与服务器的若干个节点的时钟缓冲器9连接。其中,为了便于说明,图1以三个时钟产生器为例进行说明:时钟产生器的数量为三个,分别记为第一时钟产生器2、第二时钟产生器3以及第三时钟产生器4;对应地,所述供电芯片的数量也为三个,分别记为第一供电芯片5、第二供电芯片6以及第三供电芯片7;其中,所述第一时钟产生器2与所述第一供电芯片5连接,所述第二时钟产生器3与所述第二供电芯片6连接,所述第三时钟产生器4与所述第三供电芯片7连接。在该实施例中,时钟选通器8设有第一输入通道in_1、第二输入通道in_2以及第三输入通道in_3;其中,所述第一输入通道in_1与所述第一时钟产生器2连接,所述第二输入通道in_2与所述第二时钟产生器3连接,所述第三输入通道in_3与所述第三时钟产生器4连接。在本技术中,上述图1所示的结构为服务器为4节点8路服务器,当然也可以应用在其他类型的服务器上,在此不再赘述。在本技术中,时钟选通器8的输出通道out与服务器节点的时钟缓冲器9之间设有中背板11,通过中背板11连接对应的节点上的时钟缓冲器9。在本技术中,上述第一时钟产生器2、第二时钟产生器3以及第三时钟产生器4为三个相同的时钟产生器,该时钟监控芯片10可以监控时钟信号的质量是否满足系统要求,一旦时钟信号质量无法满足系统要求,将通知CPLD;该CPLD可以接受时钟监控芯片10的通知并进行计数,同时控制选通器各通道的开闭,以及第一时钟产生器2、第二时钟产生器3以及第三时钟产生器4的供电系统。为了便于说明,下述给出图1所示的服务器的故障自恢复同源时钟系统的工作过程:1)、在时钟板1上设置第一时钟产生器2、第二时钟产生器本文档来自技高网...
【技术保护点】
1.一种服务器的故障自恢复同源时钟系统,其特征在于,包括设置在时钟板上的至少两个时钟产生器,其中,至少两个所述时钟产生器中有且只有一个时钟产生器为默认工作时钟源;/n至少两个所述时钟产生器分别与时钟选通器的输入通道对应连接,所述时钟选通器与CPLD连接,所述CPLD连接有与所述时钟产生器数量相同的若干个供电芯片,所述供电芯片与对应的时钟产生器连接;/n所述服务器的故障自恢复同源时钟系统还包括一时钟监控芯片,所述时钟监控芯片与所述CPLD以及所述时钟选通器的输出通道out连接;/n所述时钟选通器的输出通道out分别与服务器的若干个节点的时钟缓冲器连接。/n
【技术特征摘要】
1.一种服务器的故障自恢复同源时钟系统,其特征在于,包括设置在时钟板上的至少两个时钟产生器,其中,至少两个所述时钟产生器中有且只有一个时钟产生器为默认工作时钟源;
至少两个所述时钟产生器分别与时钟选通器的输入通道对应连接,所述时钟选通器与CPLD连接,所述CPLD连接有与所述时钟产生器数量相同的若干个供电芯片,所述供电芯片与对应的时钟产生器连接;
所述服务器的故障自恢复同源时钟系统还包括一时钟监控芯片,所述时钟监控芯片与所述CPLD以及所述时钟选通器的输出通道out连接;
所述时钟选通器的输出通道out分别与服务器的若干个节点的时钟缓冲器连接。
2.根据权利要求1所述的服务器的故障自恢复同源时钟系统,其特征在于,所述时钟产生器的数量为三个,分别记为第一时钟产生器、第二时钟产生器以及第三时钟产生器;
对应地,所述供电芯片的数量也为三个,分别记为第一供...
【专利技术属性】
技术研发人员:何业缘,
申请(专利权)人:苏州浪潮智能科技有限公司,
类型:新型
国别省市:江苏;32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。