快闪存储器的日志数据存储制造技术

技术编号:24105646 阅读:62 留言:0更新日期:2020-05-09 16:49
本文中揭示用于管理快闪存储器的装置及技术。存储器控制器可接收第一编程请求,所述第一编程请求包括待被写入到所述快闪存储器的第一主机数据。所述快闪存储器可包括若干个存储单元,其中每一存储单元包括若干个存储子单元。如果所述第一主机数据小于剩余阈值,那么所述存储器控制器可产生包括所述第一主机数据及描述所述快闪存储器的第一日志数据的第一编程数据单元。所述存储器控制器可将所述编程数据单元编程到所述快闪存储器的第一存储单元,其中所述第一日志数据被写入到所述若干个存储子单元中的第一存储子单元。所述存储器控制器还可存储所述第一存储子单元无效的指示。

Log data storage of flash memory

【技术实现步骤摘要】
【国外来华专利技术】快闪存储器的日志数据存储优先权申请案本申请案主张2017年8月30日提出申请的序列号为15/690,889的美国申请案的优先权权益,所述美国申请案以其全文引用的方式并入本文中。
技术介绍
存储器装置通常被提供为计算机或其它电子装置中的内部半导体集成电路。存在许多不同类型的存储器,包含易失性存储器及非易失性存储器。易失性存储器需要电力来维持其数据,且包含随机存取存储器(RAM)、动态随机存取存储器(DRAM)或同步动态随机存取存储器(SDRAM)以及其它存储器。非易失性存储器可在不被供电时存留所存储数据,且包含快闪存储器、只读存储器(ROM)、电可擦除可编程ROM(EEPROM)、静态RAM(SRAM)、可擦除可编程ROM(EPROM)、电阻可变式存储器,例如相变随机存取存储器(PCRAM)、电阻式随机存取存储器(RRAM)、磁阻式随机存取存储器(MRAM)或3DXPointTM存储器以及其它存储器。快闪存储器用作用于宽广范围的电子应用的非易失性存储器。快闪存储器装置通常包含允许高存储器密度、高可靠性及低电力消耗的单晶体管、浮动栅极或电本文档来自技高网...

【技术保护点】
1.一种用于管理快闪存储器的方法,所述方法包括:/n接收第一编程请求,所述第一编程请求包括待被写入到所述快闪存储器的第一主机数据,所述快闪存储器包括若干个存储单元,其中所述若干个存储单元中的第一存储单元包括若干个存储子单元;/n如果所述第一主机数据小于剩余阈值,那么:/n产生第一编程数据单元,其中所述第一编程数据单元包括所述第一主机数据及描述所述快闪存储器的第一日志数据;/n将所述编程数据单元编程到所述快闪存储器的所述第一存储单元,其中所述第一日志数据被写入到所述若干个存储子单元中的第一存储子单元;及/n存储所述第一存储子单元无效的指示。/n

【技术特征摘要】
【国外来华专利技术】20170830 US 15/690,8891.一种用于管理快闪存储器的方法,所述方法包括:
接收第一编程请求,所述第一编程请求包括待被写入到所述快闪存储器的第一主机数据,所述快闪存储器包括若干个存储单元,其中所述若干个存储单元中的第一存储单元包括若干个存储子单元;
如果所述第一主机数据小于剩余阈值,那么:
产生第一编程数据单元,其中所述第一编程数据单元包括所述第一主机数据及描述所述快闪存储器的第一日志数据;
将所述编程数据单元编程到所述快闪存储器的所述第一存储单元,其中所述第一日志数据被写入到所述若干个存储子单元中的第一存储子单元;及
存储所述第一存储子单元无效的指示。


2.根据权利要求1所述的方法,其进一步包括:
检测与所述快闪存储器相关的重要事件;
产生包括描述所述快闪存储器的第二日志数据的第二编程数据单元;
将所述第二编程数据单元至少部分地编程到第二存储子单元,其中所述第二存储子单元属于所述若干个存储单元中的第二存储单元;及
存储所述第二存储子单元无效的指示。


3.根据权利要求2所述的方法,其中检测所述重要事件包括检测对所述快闪存储器的电力中断。


4.根据权利要求2所述的方法,其中所述第二日志数据包括描述所述快闪存储器的逻辑块映射的至少一部分。


5.根据权利要求1所述的方法,其中所述第一存储单元是所述快闪存储器的页,且所述第一存储子单元是所述页的区段。


6.根据权利要求1所述的方法,其中所述快闪存储器包括若干个可并行编程的页,其中所述第一存储单元是所述若干个可并行编程的页,且其中所述第一存储子单元是所述若干个可并行编程的页中的第一页。


7.根据权利要求6所述的方法,其中所述快闪存储器包括若干个可并行编程的块,且其中所述若干个可并行编程的页中的第一页是所述若干个可并行编程的块中的第一块的一部分。


8.根据权利要求1所述的方法,其进一步包括:
针对所述快闪存储器起始无用单元收集循环;及
从所述第一存储子单元摒弃所述第一日志数据。


9.根据权利要求1所述的方法,其进一步包括:
接收日志数据请求;
读取至少所述第一存储子单元以获得所述第一日志数据;及
发送包括所述第一日志数据的日志数据回复。


10.根据权利要求1所述的方法,其中所述快闪存储器包括若干个多电平胞元,且其中所述第一存储子单元包括多电平胞元的下部页。


11.一种快闪存储器,其包括:
快闪存储器,其包括一组可并行编程的页;
存储器控制器,其经配置以执行包括以下各项的操作:
接收第一编程请求,所述第一编程请求包括待被写入到所述快闪存储器的第一主机数据;
如果所述第一主机数据小于剩余阈值,那么:
产生第一编程数据单元,其中所述第一编程数据单元包括所述第一主机数据及描述所述快闪存储器的第一日志数据;
将所述第一编程数据单元并行地编程到所述快闪存储器的第一组页,其中所述第一组页中的每一者属于若干个可并行编程的块中的不同块,且其中所述第一日志数据被写入到所述第一组页中的第...

【专利技术属性】
技术研发人员:P·帕帕L·埃斯波西托M·亚库洛E·K·F·元G·J·佩达埃姆斯
申请(专利权)人:美光科技公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1