【技术实现步骤摘要】
【国外来华专利技术】并入了过渡时间信号节点感测的方法和电路装置相关申请的交叉引用本申请根据35U.S.C.§119(e)要求2018年3月29日提交的题为“存储器结构和相关操作方法(MemoryStructuresandRelatedMethodsofOperation)”的美国临时申请No.62/650,067的权益,并且进一步根据35U.S.C.§119(e)要求2017年10月17日提交的题为“存储器操作(MemoryOperation)”的美国临时申请No.62/573,460的权益,其全部公开内容每个都通过引用整体并入本文。
本公开涉及并入了用于信号节点感测的过渡时间(time-to-transition)测量电路的电子装置的电路、系统和操作方法,并且更具体地涉及并入了此过渡时间测量电路的存储器装置。
技术介绍
存储器可以用于计算系统中的许多不同类型的目的。例如,存储器可以用于存储数据或执行数学运算。不同类型的存储器可以用于这些不同的目的。动态随机存取存储器(DRAM)可以用于受益于低成本和高容量存储器的情况,并且可以 ...
【技术保护点】
1.一种电路装置,其包括:/n第一电路,被配置为当被使能时将信号值耦合到第一节点上;和/n读取电路,其具有耦合到所述第一节点的输入端,被配置为以对应于所述第一节点的电压的可变速率实现信号节点的电压过渡,并且基于所述信号节点的过渡时间测量来确定所述信号值。/n
【技术特征摘要】
【国外来华专利技术】20171017 US 62/573,460;20180329 US 62/650,067;20181.一种电路装置,其包括:
第一电路,被配置为当被使能时将信号值耦合到第一节点上;和
读取电路,其具有耦合到所述第一节点的输入端,被配置为以对应于所述第一节点的电压的可变速率实现信号节点的电压过渡,并且基于所述信号节点的过渡时间测量来确定所述信号值。
2.根据权利要求1所述的电路装置,其中:
所述读取电路被配置为在所述信号值耦合到所述第一节点上之前执行所述信号节点的校准过渡时间测量以校准所述第一节点的参考条件,并且还被配置为在所述信号值耦合到所述第一节点上之后执行所述信号节点的第二过渡时间测量,以及还被配置为将所述第二过渡时间测量与所述校准过渡时间测量进行比较以确定所述信号值。
3.根据权利要求2所述的电路装置,其中:
所述第一电路包括功能电路;和
所述第一节点包括所述功能电路的输出节点。
4.根据权利要求3所述的电路装置,其中所述功能电路包括算术电路。
5.根据权利要求3所述的电路装置,其中所述功能电路包括逻辑电路。
6.根据权利要求3所述的电路装置,其中所述功能电路包括逻辑斯蒂电路。
7.根据权利要求2所述的电路装置,其中所述读取电路包括:
过渡时间测量电路,其具有耦合到所述信号节点的输入端,并且具有包括多个延迟级的延迟线,每个延迟级都耦合到响应于共同选通时钟的多个寄存器中的相应一个。
8.根据权利要求2所述的电路装置,其中:
所述第一电路包括存储器单元;和
所述第一节点包括位线。
9.根据权利要求8所述的电路装置,其中:
所述存储器单元包括1TDRAM存储器单元,所述1TDRAM存储器单元具有耦合到相关联字线的第一端子,并且具有耦合到所述位线的第二端子;和
所述信号节点包括读位线节点;
其中所述读取电路还包括读取放电电路,所述读取放电电路具有耦合到所述位线的输入端和耦合到所述读位线的输出端。
10.根据权利要求9所述的电路装置,其中所述读取电路包括:
放电时间测量电路,其具有耦合到所述信号节点的输入端,并且具有包括多个延迟级的延迟线,每个延迟级耦合到响应于共同选通时钟的多个寄存器中的相应一个;
预充电及平衡电路,其被配置为建立所述位线的所述参考条件,并且将所述读位线预充电到预充电电压;和
其中所述参考条件包括VDD和地之间的中间电压。
11.根据权利要求10所述的电路装置,其中所述放电时间测量电路还包括:
输入级,其具有耦合到所述读位线的输入端,并且具有耦合到所述延迟线的输出端,所述输入级被配置为当所述读位线已经下降到其预充电电压的预定百分比时,在其输出端上产生定时信号。
12.根据权利要求10所述...
【专利技术属性】
技术研发人员:R·拉马拉朱,
申请(专利权)人:研究与开发三有限责任公司,
类型:发明
国别省市:美国;US
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。