【技术实现步骤摘要】
接口电路
本专利技术涉及接口电路,例如,其形成信号处理电路的输出级(驱动器)和/或输入级(接收器)的一部分或全部。
技术介绍
例如数模转换器(DAC)的这样的输出级可以被配置成通过传输线来驱动信号(即,模拟信号)。例如模数转换器(ADC)的这样的输入级可以被配置成从传输线接收或恢复信号(即,模拟信号)。因此,接口电路可以形成DAC或ADC的一部分。DAC和ADC当然仅仅是信号处理电路的传统示例。接口电路和包括接口电路的电路可以实现为例如IC芯片上的集成电路。因此,输出级环境中的接口电路可以包括驱动器电路以及用于与传输线连接的附加电路。因此,输入级环境中的接口电路可以包括缓冲电路以及用于与传输线连接的附加电路。已经发现现有的接口电路并不令人满意,特别是在宽带性能是关键的高速输入级和输出级的环境中。随着例如DAC和ADC的速度的增加,接口电路的性能的压力也不断增加。
技术实现思路
根据本专利技术的第一方面的实施方式,提供了一种接口电路,包括:信号线,其具有沿信号线限定的信号节点、辅助节点和连接 ...
【技术保护点】
1.一种接口电路,包括:/n信号线,其具有沿所述信号线限定的信号节点、辅助节点和连接节点,所述连接节点用于连接至传输线;/n信号处理电路,其在所述信号节点处连接至所述信号线,使得在所述信号节点处经历所述信号处理电路的有效电容;/n辅助电路,其在所述辅助节点处连接至所述信号线,使得在所述辅助节点处经历所述辅助电路的有效电容;/n成对的信号电感器,其沿所述信号线与所述信号节点相邻并且在所述信号节点的两侧串联连接;以及/n成对的辅助电感器,其沿所述信号线与所述辅助节点相邻并且在所述辅助节点的两侧串联连接,/n其中,/n所述成对的信号电感器被配置成具有由耦合系数kS限定的相互耦合; ...
【技术特征摘要】
20180629 EP 18181015.11.一种接口电路,包括:
信号线,其具有沿所述信号线限定的信号节点、辅助节点和连接节点,所述连接节点用于连接至传输线;
信号处理电路,其在所述信号节点处连接至所述信号线,使得在所述信号节点处经历所述信号处理电路的有效电容;
辅助电路,其在所述辅助节点处连接至所述信号线,使得在所述辅助节点处经历所述辅助电路的有效电容;
成对的信号电感器,其沿所述信号线与所述信号节点相邻并且在所述信号节点的两侧串联连接;以及
成对的辅助电感器,其沿所述信号线与所述辅助节点相邻并且在所述辅助节点的两侧串联连接,
其中,
所述成对的信号电感器被配置成具有由耦合系数kS限定的相互耦合;
所述成对的辅助电感器被配置成具有由耦合系数kA限定的相互耦合;
对于每一对电感器,成对的电感器被布置成使得在给定的正耦合系数的情况下沿所述信号线在给定方向上流过这些电感器中的一个电感器的电流感应出在这些电感器中的另一个电感器中的沿所述信号线在相同方向上流动的电流;以及
kS具有正值且kA具有负值。
2.根据权利要求1所述的接口电路,其中,
所述辅助节点被限定成沿所述信号线在所述信号节点与所述连接节点之间;以及/或者
所述成对的信号电感器沿所述信号线与所述成对的辅助电感器相邻地连接;以及/或者
所述成对的辅助电感器沿所述信号线与所述连接节点相邻地连接。
3.根据权利要求1或2所述的接口电路,其中,所述辅助电路是静电放电保护电路。
4.根据前述权利要求中任一项所述的接口电路,其中,
kS和kA两者都具有大于0.1的幅值;以及/或者
kS和kA两者都具有在0.1至0.4之间的幅值。
5.根据前述权利要求中任一项所述的接口电路,其中,所述信号处理电路的有效电容大于所述辅助电路的有效电容,所述成对的信号电感器的电感大于所述成对的辅助电感器的电感,并且kS的幅值大于kA的幅值。
6.根据前述权利要求中任一项所述的接口电路,其中,...
【专利技术属性】
技术研发人员:阿特尔·萨米·巴尔格胡蒂,绍尔·达齐,
申请(专利权)人:株式会社索思未来,
类型:发明
国别省市:日本;JP
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。