一种阵列雷达数字化实验系统技术方案

技术编号:22802624 阅读:24 留言:0更新日期:2019-12-11 12:28
本实用新型专利技术公开了一种阵列雷达数字化实验系统。该实验系统由发射信号处理电路、接收信号处理电路、中频测试电路和视频显示电路等四部分组成。首先上位机通过千兆以太网接口将阵列雷达需要的配置信息发送给发射信号处理电路,发射信号处理电路根据配置命令完成相应处理,将结果发送到中频测试电路。中频测试电路将利用电缆连接发送与接收信号处理电路,接收信号处理电路接收到中频测试电路输出的信号,完成接收信号处理,并将中间结果输出到视频显示电路。同时,接收信号处理电路通过高速LVDS总线将完成的实验结果送至发射信号处理电路,通过千兆以太网接口送至上位机显示。本实用新型专利技术实现了阵列雷达实验系统,实时仿真阵列雷达雷达的信号处理流程。

An array radar digital experiment system

The utility model discloses an array radar digital experiment system. The experimental system consists of four parts: transmitting signal processing circuit, receiving signal processing circuit, if testing circuit and video display circuit. First, the upper computer sends the configuration information needed by the array radar to the transmitting signal processing circuit through the Gigabit Ethernet interface, and the transmitting signal processing circuit completes the corresponding processing according to the configuration command, and sends the results to the intermediate frequency test circuit. If test circuit will use cable connection to send and receive signal processing circuit, receive signal processing circuit to receive the output signal of if test circuit, complete the received signal processing, and output the intermediate result to video display circuit. At the same time, the receiving signal processing circuit sends the experimental results to the transmitting signal processing circuit through the high-speed LVDS bus, and to the upper computer for display through the Gigabit Ethernet interface. The utility model realizes the array radar experimental system and simulates the signal processing flow of the array radar in real time.

【技术实现步骤摘要】
一种阵列雷达数字化实验系统
本专利技术属于一种雷达数字化实验系统,特别是一种阵列雷达的数字化实验系统。
技术介绍
数字阵列雷达是一种发射波束和接收波束都采用数字波束形成技术的全数字有源相控阵雷达,具有高抗干扰能力、多种目标自适应识别能力、低截获率等优点,是现代雷达技术的前沿与重要发展方向。本专利技术实现了阵列雷达实验系统,实现了对阵列雷达信号处理过程的实时仿真,便于理解阵列雷达信号处理的全过程。
技术实现思路
本专利技术的目的在于提供一种阵列雷达数字化实验系统,本专利技术可以实时仿真阵列雷达的信号处理流程。实现本专利技术目的的技术解决方案为:一种阵列雷达数字化实验系统,系统主要由四部分组成:阵列雷达数字化实验系统主要由发射信号处理电路、中频测试电路、接收信号处理电路、视频显示电路等四部分组成。发射信号处理电路。该电路接收上位机通过千兆以太网接口传来的阵列雷达配置信号,然后根据配置的命令完成相应的处理并将N个数字信号发出。中频测试电路。该电路对N个数字信号进行数模转换(DAC)后,利用N个SMA高频接口对中频信号进行观察,然后通过高频电缆连接到另外N个SMA高频接口,然后变换为数字信号输出。接收信号处理电路。该电路接收N个阵元的数字阵列信号后进行阵列雷达信号处理。视频显示电路。该电路将接收信号处理电路的中间结果,经过数模转换(DAC)后得到视频信号输出。本专利技术与现有技术相比,其显著优点:本专利技术可以实现整个阵列雷达实验系统,可以实时仿真阵列雷达的信号处理流程并观察仿真结果。附图说明图1是阵列雷达数字化实验系统。图2是发射信号处理电路。图3是中频测试电路。图4是接收信号处理电路。图5是视频显示电路。具体实施方式为了使本专利技术的目的、技术方案及优点更加清楚明确,以下参照附图对本专利技术进一步详细说明。本专利技术实现了一种阵列雷达数字化实验系统,具体流程如图1所示。阵列雷达数字化实验系统主要由发射信号处理电路、中频测试电路、接收信号处理电路和视频显示电路组成。发射信号处理电路结构图如图2所示,其由物理接口收发器(PHY)芯片、闪存(FLASH)、FPGA等组成。发射信号处理电路对于输入的上位机传来的配置阵列雷达的信号,经物理接口收发器(PHY)芯片后,输出至FPGA,FPGA根据配置信息对信号进行处理,将处理后的结果通过电缆输出到中频测试电路。闪存在每次上电时对FPGA进行数据加载,FPGA将上位机的配置信息通过高速LVDS总线输出到接收信号处理电路。中频测试电路如图3所示,其由数模转换器(DAC)、模数转换器(ADC)、SMA高频接口、高频电缆等组成。中频测试电路对于发射信号处理电路输出的N个数字信号,首先进行数模转换运算,然后将数模转换后的N个阵元的模拟阵列信号输出至N个SMA高频接口,将N个SMA高频接口输出阵列模拟信号通过高频电缆输入至另外N个SMA高频接口,对N个SMA高频接口的输出进行模数转换运算,得到数字信号输出。接收信号处理电路如图4所示,其由闪存和FPGA组成。接收信号处理电路对于中频测试电路输出的N个阵元的数字阵列信号,根据发射信号处理电路输出的配置信息进行阵列雷达雷达信号处理,然后将处理的中间结果输出至视频显示电路,将最终的处理结果通过LVDS高速总线输出到发射信号处理电路,通过千兆以太网口输出到上位机。上电时,闪存向FPGA输出加载数据。视频显示电路如图5所示,其主要由数模转换器和SMA高频接口组成。视频显示电路首先将接收信号处理电路通过电缆输出的N个阵元的数字阵列信号处理的中间结果进行数模转换运算,将运算结果输出到SMA高频接口进行观测。本文档来自技高网...

【技术保护点】
1.一种阵列雷达数字化实验系统,其特征是:该实验系统由发射信号处理电路、接收信号处理电路、中频测试电路、视频显示电路等四部分组成;首先上位机通过千兆以太网接口将阵列雷达需要的配置信息发送给发射信号处理电路,发射信号处理电路根据配置的命令完成相应的处理,并将结果发送到中频测试电路;中频测试电路将输入的N个数字信号转变为N阵元的阵列模拟信号,并输出至N个SMA高频接口,然后通过高频电缆,将输出的N个阵列模拟信号输入至另外N个SMA高频接口,然后变换为数字信号输出;接收信号处理电路接收到中频测试电路输出的N个阵元的数字阵列信号后进行阵列雷达信号处理,并可将其中间结果输出到视频显示电路,同时,接收信号处理电路通过高速LVDS总线可以将完成的实验结果送至发射信号处理电路,并通过千兆以太网接口送至上位机显示。/n

【技术特征摘要】
1.一种阵列雷达数字化实验系统,其特征是:该实验系统由发射信号处理电路、接收信号处理电路、中频测试电路、视频显示电路等四部分组成;首先上位机通过千兆以太网接口将阵列雷达需要的配置信息发送给发射信号处理电路,发射信号处理电路根据配置的命令完成相应的处理,并将结果发送到中频测试电路;中频测试电路将输入的N个数字信号转变为N阵元的阵列模拟信号,并输出至N个SMA高频接口,然后通过高频电缆,将输出的N个阵列模拟信号输入至另外N个SMA高频接口,然后变换为数字信号输出;接收信号处理电路接收到中频测试电路输出的N个阵元的数字阵列信号后进行阵列雷达信号处理,并可将其中间结果输出到视频...

【专利技术属性】
技术研发人员:李洪涛张佳怡林舒情沈禹彤吴慧涛任煜
申请(专利权)人:南京锐达思普电子科技有限公司
类型:新型
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1