The invention relates to an integrated circuit for driving a display panel and an anti-interference method thereof. The integrated circuit includes a source driving circuit and an anti-interference circuit. The source driving circuit includes a receiving circuit. The receiving circuit is configured to receive an input signal including image data. The receiving circuit processes the input signal based on at least one operation parameter to generate the output data. The anti-interference circuit is coupled to the receiving circuit. The anti-interference circuit determines whether the interference event occurs in the input signal based on the input signal or the output data, so as to obtain the determination result. The anti-interference circuit determines whether to adjust the at least one operation parameter of the receiving circuit according to the determination result.
【技术实现步骤摘要】
集成电路及其抗干扰方法
本专利技术是有关于一种电子电路,且特别是有关于一种集成电路及其抗干扰方法。
技术介绍
当移动电话(或是其他射频装置)靠近显示设备时,射频噪声(RFnoise)可能会造成显示设备的显示画面出现异常。发生异常的原因之一是,移动电话的射频噪声可能会干扰了时序控制器与源极驱动电路之间的数据信号的传输。图1是说明移动电话110靠近显示设备120的情境示意图。时序控制器121经由传输线将数据信号传输给源极驱动电路122,而源极驱动电路122依照数据信号来驱动显示面板123以显示图像。当移动电话110靠近显示设备120时,移动电话110的射频噪声111可能会干扰了时序控制器121与源极驱动电路122之间的数据信号的传输。当在数据信号中的射频噪声的能量足够大时,源极驱动电路122可能无法正确锁存数据信号。图2是说明图1所示源极驱动电路122所接收到的信号遭受射频噪声干扰的情境示意图。图2是横轴表示时间。图2所示Rx表示源极驱动电路122所接收到的数据信号,而CDR_CLK表示在源极驱动电路122内部的时钟数据恢复(clockdatarecovery,简称CDR)电路的时钟信号。如同图2左半部所示,在射频噪声111尚未发生时,亦即在干扰事件尚未发生时,源极驱动电路122内部的CDR电路可以正确锁定(lock)数据信号Rx,亦即数据信号Rx的相位可以符合时钟信号CDR_CLK的相位。在射频噪声111发生时,亦即在干扰事件发生时,射频噪声111会干扰数据信号Rx,致使数据信号Rx的相位不符合时钟信号CDR_CLK的相位。亦即,源极驱动电路122内部的CD ...
【技术保护点】
1.一种集成电路,用以驱动显示面板,其特征在于,所述集成电路包括:源极驱动电路,包括接收电路,经配置以接收包括图像数据的输入信号,以及基于至少一个操作参数处理该输入信号而产生输出数据;以及抗干扰电路,耦接至该接收电路,其中该抗干扰电路基于该输入信号或该输出数据来判定干扰事件是否发生于该输入信号以获得判定结果,并依照该判定结果来决定是否调整该接收电路的所述至少一个操作参数。
【技术特征摘要】
2018.05.03 US 62/666,662;2018.12.22 US 16/231,4181.一种集成电路,用以驱动显示面板,其特征在于,所述集成电路包括:源极驱动电路,包括接收电路,经配置以接收包括图像数据的输入信号,以及基于至少一个操作参数处理该输入信号而产生输出数据;以及抗干扰电路,耦接至该接收电路,其中该抗干扰电路基于该输入信号或该输出数据来判定干扰事件是否发生于该输入信号以获得判定结果,并依照该判定结果来决定是否调整该接收电路的所述至少一个操作参数。2.如权利要求1所述的集成电路,其特征在于,所述抗干扰电路检测该输入信号的频率、该输入信号的共模电平、该输入信号的摆幅以及该输出数据的误码数量中的至少一个而获得检测结果,以及依据该检测结果来决定是否调整该接收电路的所述至少一个操作参数。3.如权利要求1所述的集成电路,其特征在于,所述抗干扰电路包括:干扰检测器电路,经配置以检测该输入信号或该输出数据而获得检测结果,该检测结果指示该干扰事件是否发生;以及控制电路,耦接至该干扰检测器电路以接收该检测结果,其中该控制电路依照该检测结果来决定是否调整该接收电路的所述至少一个操作参数。4.如权利要求3所述的集成电路,其特征在于,所述干扰检测器电路包括以下中的至少一个:共模电平检测电路,经配置以检测是否发生该输入信号的共模电平的共模错误事件;摆幅检测电路,经配置以检测是否发生该输入信号的摆幅的摆幅错误事件;高频检测电路,经配置以检测是否发生该输入信号的高频事件;以及误码检测电路,经配置以检测是否发生该输出数据的误码事件,其中该干扰事件的发生包括该共模错误事件、该摆幅错误事件、该高频事件、该误码事件中的一个或多个的发生。5.如权利要求4所述的集成电路,其特征在于,所述控制电路计数该共模错误事件、该摆幅错误事件、该误码事件中的一个或多个的发生次数,并依照所述发生次数来决定是否调整该接收电路的所述至少一个操作参数。6.如权利要求4所述的集成电路,其特征在于,所述共模电平检测电路包括:共模电压检测电路,经配置以检测该输入信号的该共模电平。7.如权利要求6所述的集成电路,其特征在于,所述共模电平检测电路更包括:第一比较器,耦接至该共模电压检测电路以接收该共模电平,其中该第一比较器比较该共模电平与第一参考电平以输出第一比较结果;第二比较器,耦接至该共模电压检测电路以接收该共模电平,其中该第二比较器比较该共模电平与第二参考电平以输出第二比较结果;以及与门,其中该与门的第一输入端耦接至该第一比较器以接收该第一比较结果,该与门的第二输入端耦接至该第二比较器以接收该第二比较结果,该与门的输出端耦接至该控制电路以提供该检测结果。8.如权利要求6所述的集成电路,其特征在于,所述共模电平检测电路还包括:比较器,具有输入端耦接至该共模电压检测电路以接收该共模电平,其中该比较器比较该共模电平与参考电平以获得比较结果,其中该比较器的输出端耦接至该控制电路以根据该比较结果提供该检测结果。9.如权利要求6所述的集成电路,其特征在于,所述共模电压检测电路包括:第一电阻,具有第一端用以接收在该输入信号中的第一端信号,其中该第一电阻的第二端耦接至共模节点,该共模节点提供该共模电平给该第一比较器与该第...
【专利技术属性】
技术研发人员:黄志豪,曾暐盛,郭耀鸿,洪浩伟,
申请(专利权)人:联咏科技股份有限公司,
类型:发明
国别省市:中国台湾,71
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。