一种查表数字电路制造技术

技术编号:22375400 阅读:63 留言:0更新日期:2019-10-23 07:36
本实用新型专利技术公开了一种查表数字电路,其中查表数字电路由一个除法器、两个乘法器、一个加法器和寄存器构成,已知三点以上的坐标并分解拉朗日二阶插值公式,并按时序分阶段复用除法器、乘法器及加法器,并将各阶段运算结果通过寄存器暂存、用于后阶段的运算中,继而拟合曲线L(t)。应用本实用新型专利技术该查表数字电路,由于采用分时复用的设计优化了电路结构,将除法器和乘法器通过寄存器巧妙结合、多重复用,使得电路简化至仅一个除法器,大幅减小了数字电路的总面积占幅,有利于在低速查表数字电路中广泛应用。

A digital circuit for looking up tables

【技术实现步骤摘要】
一种查表数字电路
本技术涉及数字电路设计,尤其涉及一种用于朗格朗日二阶插值的数字电路实现,属于查表相关的数字电路领域。
技术介绍
在查表电路中,拉格朗日二阶插值被应用广泛,相比于一阶线性插值,它的精度更高,拟合曲线更加精确,所以在数字电路校准领域经常用到此类电路。但是,相比于二阶插值,一阶线行插值拟合的计算量小,电路所需的运算器件种类和数量都相对较少,因此数字电路的总面积占幅小。而二阶插值拟合的计算量较大,需要进行多重的乘法、除法运算;本领域技术人员所熟知的是,在数字电路中除法器的面积比其它运算器件都更大,配置多个除法器所构成的数字运算电路,显然无法满足当前电路设计上体积精巧、细微的要求。
技术实现思路
本技术的目的旨在提出一种查表数字电路,解决朗格朗日二阶插值计算量大而导致的电路面积占幅大的问题。本技术的上述目的通过以下技术方案来实现:一种查表数字电路,用于拉格朗日二阶插值拟合曲线,其特征在于:所述查表数字电路由一个除法器、两个乘法器、一个加法器和寄存器构成,所述除法器的输出端与其一乘法器之间通过一个寄存器相接,且其一乘法器的输出接入另一乘法器的输入端,另一乘法器的另一输入端接入对应已本文档来自技高网...

【技术保护点】
1.一种查表数字电路,用于拉格朗日二阶插值拟合曲线,其特征在于:所述查表数字电路由一个除法器、两个乘法器、一个加法器和寄存器构成,所述除法器的输出端与其一乘法器之间通过一个寄存器相接,且其一乘法器的输出接入另一乘法器的输入端,另一乘法器的另一输入端接入对应已知坐标点的y值,且所述另一乘法器的输出端通过寄存器接入加法器,由此互联相接成一体,且整个电路各组成部分按时序分时复用进行插值运算。

【技术特征摘要】
1.一种查表数字电路,用于拉格朗日二阶插值拟合曲线,其特征在于:所述查表数字电路由一个除法器、两个乘法器、一个加法器和寄存器构成,所述除法器的输出端与其一乘法器之间通过一个寄存器相接,且其一乘法器的输出接入另一乘法器的输入端,另一乘法器的另一输入端接入对应已知坐标点的y值,且所述另一乘法器的输出端通过寄存器接入加法器,由此互联相接成一体,且整个电路各组成部分按时序分时复用进行插值运算。2.根据权利要求1所述查表数字电路,其特征在于:已知三点的坐标为(t1,y1)、(t2,y2)、(t3,y3),所拟合的曲线L(t)...

【专利技术属性】
技术研发人员:武建峰钱振煌崔亚军
申请(专利权)人:泉州昆泰芯微电子科技有限公司
类型:新型
国别省市:福建,35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1