光调制器模块的控制方法技术

技术编号:22104707 阅读:33 留言:0更新日期:2019-09-14 04:20
本发明专利技术提供了一种光调制器模块的调制方法,包括以下步骤:S1、FPGA模块通过数据输入接口收到脉冲触发信号;S2、所述FPGA模块在DAC工作表内查找“开”状态对应的DAC值,并将其对应的电平信号输出至铌酸锂调制器;S3、所述FPGA模块在DAC工作表内查找“关”状态对应的DAC值,并将其对应的电平信号输出至铌酸锂调制器;S4、所述光调制器模块进入闭环调整模式,并根据闭环调整模式的结果更新所述DAC工作表中的“开”状态DAC值和“关”状态DAC值。这种控制方法让光调制器模块在闭环调整模式中不断更新DAC工作表的表内数据,保证了工作状态下信号的正确性和稳定性。

Control method of optical modulator module

【技术实现步骤摘要】
光调制器模块的控制方法
本专利技术涉及通讯领域,尤其涉及一种光调制器模块的控制方法。
技术介绍
光调制器是高速、短距离光通信的关键器件,是最重要的集成光学器件之一,它的性能直接影响了通讯的质量。光调制器能否准确稳定的调制信号与它所接收到的驱动调制信号的准确度密不可分,而信号在调制的过程中总是不可避免的会受到干扰,造成信号的不稳定,严重时甚至会造成信号的数据缺失,对整个通信过程会造成影响。因此提供一种能够调整和更新信号数据的光调制器模块的控制方法是非常有必要的。
技术实现思路
本专利技术要解决的技术问题是:为了解决信号在进行调制时容易受损和信息缺失的问题,本专利技术提供了一种管调制来解决上述问题。本专利技术解决其技术问题所采用的技术方案是:一种光调制器模块的控制方法,包括以下步骤:S1、FPGA模块通过数据输入接口收到脉冲触发信号;S2、所述FPGA模块在DAC工作表内查找“开”状态对应的DAC值,并将其对应的电平信号输出至铌酸锂调制器;S3、所述FPGA模块在DAC工作表内查找“关”状态对应的DAC值,并将其对应的电平信号输出至铌酸锂调制器;S4、所述光调制器模块进入闭环调整模式,并根据闭环调整模式的结果更新所述DAC工作表中的“开”状态DAC值和“关”状态DAC值。作为优选,还包括步骤S5、所述FPGA模块判断是否收到脉冲触发信号,如果收到脉冲触发信号则重复步骤S1~S5,如果没有收到脉冲触发信号则重复步骤S4~S5。作为优选,所述步骤S4还包括步骤:S41、所述FPGA模块在每个周期内会从所述数据输入接口接收到相同的外部调整数据,所述FPGA模块在所述DAC工作表内查询与所述外部调整数据映射的DAC值,并将其对应的调整模拟信号输出至两个闭环调整电路;S42、两个所述闭环调整电路将调整模拟信号处理后分别得到两个调整数字信号,并将两个调整数字信号输出至所述FPGA模块;S43、所述FPGA模块将两个调整数字信号进行归一化处理后得到比较数字信号,所述FPGA模块查询ADC工作表内与外部调整数据映射的ADC值,并将其对应的工作数字信号和比较数字信号分别与理论值进行误差对比;S44、如果工作数字信号的误差较小,则保持ADC工作表内的数据和DAC工作表内的数据不变,如果比较数字信号的误差较小,则将ADC工作表内的数据和DAC工作表内的数据更新为外部调整数据对应的ADC值和DAC值。作为优选,在步骤S2~S3中,所述FPGA模块每次在DAC工作表内查询“开”状态的DAC值和“关”状态的DAC值时,会通过串口将“开”状态的DAC值和“关”状态的DAC值打包发送出去。本专利技术的有益效果是,光调制器模块在进入闭环调整模式时,通过对比数据的误差不断调整DAC工作表的表内数据,将信号的误差降到最低,同时在正常的信号调制过程中还把相关的表内数据打包发送出去,既保证了正常工作状态下输出数据的正确性和稳定性,又实现了对工作状态下信号数据的监控,提高了通信过程的稳定性。附图说明下面结合附图和实施例对本专利技术进一步说明。图1是本专利技术最优实施例的一种光调制器模块的结构示意图。图2是本专利技术的一种光调制器模块的控制方法的一个实施例的流程图。图3是本专利技术的一种光调制器模块的控制方法的闭环调整模式的流程图。具体实施方式下面详细描述本专利技术的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,仅用于解释本专利技术,而不能理解为对本专利技术的限制。在本专利技术的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本专利技术和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本专利技术的限制。此外,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性。在本专利技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本专利技术中的具体含义。此外,在本专利技术的描述中,除非另有说明,“多个”的含义是两个或两个以上。流程图中或在此以其他方式描述的任何过程或方法描述可以被理解为,表示包括一个或更多个用于实现特定逻辑功能或过程的步骤的可执行指令的代码的模块、片段或部分,并且本专利技术的优选实施方式的范围包括另外的实现,其中可以不按所示出或讨论的顺序,包括根据所涉及的功能按基本同时的方式或按相反的顺序,来执行功能,这应被本专利技术的实施例所属
的技术人员所理解。如图1所示,是一种光调制器模块的结构示意图,包括:FPGA模块、两个D\A转换器、保偏输出调制器、保偏耦合器、两个光电探测器和两个A\D转换器。FPGA模块内部存储有ADC工作表和DAC工作表,ADC工作表为两个A\D转换器输出端的数字信号值归一化处理后得到ADC值的合集,DAC工作表为D\A转换器输出端的DAC值的合集,ADC工作表和DAC工作表均与外部数据存在映射关系。FPGA模块包括数据输入接口、时钟端口和串口通信端口,FPGA模块内存储有DAC工作表和ADC工作表。保偏耦合器采用的是分光比为95:5的光耦合器,能够保证光信号的偏振状态不发生改变。光电探测器为低噪声的光电二极管,在有噪声干扰的时候也能精准的检测信号。保偏输出调制器采用铌酸锂电光调制器,在保持信号偏振状态的同时也能够精准的进行调制工作。FPGA模块的信号输出端与D\A转换器的输入端连接,D\A转换器的输出端与保偏输出调制器的输入端连接,保偏调制器的输出端与保偏耦合器的输入端连接,保偏耦合器输出的信号进入光电探测器,光电探测器通过A\D转换器与FPGA模块连接。光探测器、A\D转换器、FPGA模块和D\A转换器构成了偏置电压控制电路,为保偏输出调制器提供最佳偏置电压并驱动调制信号。基于以上模块,提供一种光调制器模块的控制方法的实施例,如图2所示,包括以下步骤:S1、FPGA模块通过数据输入接口收到脉冲触发信号。S2、FPGA模块在DAC工作表内查找“开”状态对应的DAC值,并将其对应的电平信号输出至铌酸锂调制器。S3、FPGA模块在DAC工作表内查找“关”状态对应的DAC值,并将其对应的电平信号输出至铌酸锂调制器。S4、光调制器模块进入闭环调整模式,并根据闭环调整模式的结果更新DAC工作表中的“开”状态DAC值和“关”状态DAC值。S5、FPGA模块判断是否收到脉冲触发信号,如果收到脉冲触发信号则重复步骤S1~S5,如果没有收到脉冲触发信号则重复步骤S4~S5。在本实施例中,步骤S4还包括步骤:S41、FPGA模块在每个周期内会从数据输入接口接收到相同的外部调整数据,FPGA模块在DAC工作表内查询与外部调整数据映射的DAC值,并将其对应的调整模拟信号输出至两个闭本文档来自技高网
...

【技术保护点】
1.一种光调制器模块的控制方法,其特征在于:包括以下步骤:S1、FPGA模块通过数据输入接口收到脉冲触发信号;S2、所述FPGA模块在DAC工作表内查找“开”状态对应的DAC值,并将其对应的电平信号输出至铌酸锂调制器;S3、所述FPGA模块在DAC工作表内查找“关”状态对应的DAC值,并将其对应的电平信号输出至铌酸锂调制器;S4、所述光调制器模块进入闭环调整模式,并根据闭环调整模式的结果更新所述DAC工作表中的“开”状态DAC值和“关”状态DAC值。

【技术特征摘要】
1.一种光调制器模块的控制方法,其特征在于:包括以下步骤:S1、FPGA模块通过数据输入接口收到脉冲触发信号;S2、所述FPGA模块在DAC工作表内查找“开”状态对应的DAC值,并将其对应的电平信号输出至铌酸锂调制器;S3、所述FPGA模块在DAC工作表内查找“关”状态对应的DAC值,并将其对应的电平信号输出至铌酸锂调制器;S4、所述光调制器模块进入闭环调整模式,并根据闭环调整模式的结果更新所述DAC工作表中的“开”状态DAC值和“关”状态DAC值。2.如权利要求1所述的一种光调制器模块的控制方法,其特征在于:还包括步骤S5、所述FPGA模块判断是否收到脉冲触发信号,如果收到脉冲触发信号则重复步骤S1~S5,如果没有收到脉冲触发信号则重复步骤S4~S5。3.如权利要求2所述的一种光调制器模块的控制方法,其特征在于:所述步骤S4还包括步骤:S41、所述FPGA模块在每个周期内会从所述数据输入接口接收到相同的外部调整数据,所述FPGA模块在所述DAC...

【专利技术属性】
技术研发人员:张徐亮
申请(专利权)人:苏州至禅光纤传感技术有限公司
类型:发明
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1