一种显示器EDID烧录器制造技术

技术编号:21811273 阅读:32 留言:0更新日期:2019-08-07 15:45
本实用新型专利技术公开了一种显示器EDID烧录器,涉及显示器烧录技术领域。其包括依次电连的并口模块、I

A Display EDID Burner

【技术实现步骤摘要】
一种显示器EDID烧录器
本技术涉及显示器烧录
,尤其涉及一种显示器EDID烧录器。
技术介绍
EDID:ExtendedDisplayIdentificationData(扩展显示标识数据)是一种VESA标准数据格式,其中包含有关显示器的性能参数,包括供应商、最大图像大小、颜色设置、厂商预设置、频率范围的限制以及显示器名和序列号等信息。由于EDID中涉及生产序列号等特殊信息,使得同一型号的每台显示器的EDID内容都不完全相同,因此在工厂生产时,需要一个EDID烧录工具。一般显示器的信号输入端口包括VGA,DVI和HDMI,现有技术中,每个端口都需要分别使用EDID烧录工具通过I2C总线(SCL,SDA)来烧写对应的EDID信息,在工厂生产线生产显示器时,烧录效率低、耗费工时。
技术实现思路
本技术所要解决的技术问题是如何通过使用一个烧录工具来连续依次实现一台显示器多个输入端口的EDID烧写。为了解决上述问题,本技术提出以下技术方案:一种显示器EDID烧录器,包括依次电连的并口模块、I2C模拟电路模块以及I2C分配电路模块,还包括接口模块;所述接口模块包括VGA接口、DVI接口和HDMI接口,所述分配电路模块分别与VGA接口、DVI接口和HDMI接口电连。其进一步地技术方案为,所述I2C模拟电路模块设有反相器,所述反相器的输入端与并口模块电连,所述反相器的输出端输出SDA数据信号线和SCL时钟信号线。其进一步地技术方案为,所述I2C分配电路模块设有第一输入端和第二输入端,所述第一输入端与SCL时钟信号线电连,所述第二输入端与SDA数据信号线电连。其进一步地技术方案为,所述I2C分配电路模块还设有VGA_SCL输出端、VGA_SDA输出端、DVI_SCL输出端、DVI_SDA输出端、HDMI_SCL输出端以及HDMI_SDA输出端;所述VGA_SCL输出端与VGA接口的SCL信号端电连,所述VGA_SDA输出端与VGA接口的SDA信号端电连;所述DVI_SCL输出端与DVI接口的SCL信号端电连,所述DVI_SDA输出端与DVI接口的SDA信号端电连;所述HDMI_SCL输出端与HDMI接口的SCL信号端电连,所述HDMI_SDA输出端与HDMI接口的SDA信号端电连。其进一步地技术方案为,所述并口模块设有第一控制输出端和第二控制输出端,所述I2C分配电路模块设有第一受控输入端和第二受控输入端;所述第一控制输出端和第一受控输入端电连,所述第二控制输出端和第二受控输入端电连。其进一步地技术方案为,还包括ESD器件,所述ESD器件与并口模块电连。其进一步地技术方案为,还包括供电模块。与现有技术相比,本技术所能达到的技术效果包括:本技术方案通过分配电路模块将I2C模拟电路分配至不同接口,可实现对显示器不同接口进行烧写的功能,操作简单便捷、烧写效率高。附图说明为了更清楚地说明本技术实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本实施例提供的显示器EDID烧录器的示意图;图2为并口模块与I2C模拟电路模块连接的电路图以及并口模块与ESD器件连接的电路图;图3为I2C分配电路模块分别与I2C模拟电路模块及接口模块连接的电路图;图4为烧录过程示意图。具体实施方式下面将结合本技术实施例中的附图,对实施例中的技术方案进行清楚、完整地描述,附图中类似的组件标号代表类似的组件。显然,以下将描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”和“包含”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。还应当理解,在此本技术实施例说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本技术实施例。如在本技术实施例说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。参见图1,本实施例提供一种显示器EDID烧录器,用于将计算机内存储的EDID数据烧写至显示器。所述显示器EDID烧录器包括依次电连的并口模块、I2C模拟电路模块以及I2C分配电路模块,还包括接口模块;所述接口模块包括VGA接口、DVI接口和HDMI接口,所述分配电路模块分别与VGA接口、DVI接口和HDMI接口电连。具体实施中,并口模块的输入端通过并口连接线与计算机的并口电连,并口模块的输出端与I2C模拟电路模块电连。I2C模拟电路模块用于将并口输出的并口信号转换成I2C总线信号。I2C分配电路的输入端输入I2C总线信号,将I2C总线信号分配成3组独立的I2C总线,传输至VGA接口、DVI接口或HDMI接口。参见图4,本技术提供的显示器EDID烧录器用于将计算机内存储的EDID数据烧写至显示器。其中,计算机用于存储EDID烧录软件和EDID数据。EDID烧录器的输入通过并口连接线与计算机连接,其输出通过与显示器对应接口的连接线与显示器连接,从而将计算机内存储的EDID数据烧写至显示器。本实施例提供的显示器EDID烧录器可将储存于计算机中的EDID数据烧写于具有VGA接口、DVI接口和/或HDMI接口的显示器中,连接简单,烧录效率高。参见图2,在一实施例中,所述I2C模拟电路模块设有反相器,所述反相器的输入端与并口模块电连,所述反相器的输出端输出SDA数据信号线和SCL时钟信号线。由图可知,在某一实施例,例如本实施例中,并口CN3与反相器74LS05的输入端电连,反相器74LS05的输出端输出模拟I2C总线的SDA数据信号线和SCL时钟信号线。具体为,并口CN3的3脚与反相器74LS05的11脚电连,并口CN3的9脚与反相器74LS05的1脚电连,并口CN3的11脚与反相器74LS05的4脚电连,并口CN3的15脚与反相器74LS05的8脚电连,并口CN3的17脚与反相器74LS05的5脚电连;反相器74LS05的2脚和3脚输出SDA数据信号线、6脚输出SCL时钟信号线。参见图3,在一实施例中,I2C分配电路模块设有第一输入端和第二输入端,反相器74LS05的输出端输出I2C总线的SDA数据信号线与分配电路模块的第二输入端电连、SCL时钟信号线与I2C分配电路模块的第一输入端电连。由图3可知,在某一实施例,例如本实施例中,I2C分配电路模块设有模拟开关电路74HC4052,其中,74HC4052的13引脚为第一输入端,3引脚为第二输入端;由I2C模拟电路模块输出的SCL时钟信号线与74HC4052的13引脚电连、SDA数据信号线与74HC4052的3引脚电连。所述分配电路模块还设有VGA_SCL输出端、VGA_SDA输出端、DVI_SCL输出端、DVI_SDA输出端、HDMI_SCL输出端本文档来自技高网...

【技术保护点】
1.一种显示器EDID烧录器,其特征在于,包括依次电连的并口模块、I

【技术特征摘要】
1.一种显示器EDID烧录器,其特征在于,包括依次电连的并口模块、I2C模拟电路模块以及I2C分配电路模块,还包括接口模块;所述接口模块包括VGA接口、DVI接口和HDMI接口,所述I2C分配电路模块分别与VGA接口、DVI接口和HDMI接口电连。2.如权利要求1所述的显示器EDID烧录器,其特征在于,所述I2C模拟电路模块设有反相器,所述反相器的输入端与并口模块电连,所述反相器的输出端输出SDA数据信号线和SCL时钟信号线。3.如权利要求2所述的显示器EDID烧录器,其特征在于,所述I2C分配电路模块设有第一输入端和第二输入端,所述第一输入端与SCL时钟信号线电连,所述第二输入端与SDA数据信号线电连。4.如权利要求3所述的显示器EDID烧录器,其特征在于,所述I2C分配电路模块还设有VGA_SCL输出端、VGA_SDA输出端、DVI_SCL输出端、DVI_SDA输出端、HDMI_SCL输...

【专利技术属性】
技术研发人员:敬奕艳
申请(专利权)人:深圳技术大学筹
类型:新型
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1