【技术实现步骤摘要】
一种分段并行比较型ADC
本专利技术涉及一种模数转换器,能够实现模拟信号向二进制数的快速转换,属于电子
和通信
,可广泛用于数字信号处理器、单片机等数字电路系统中。
技术介绍
并行比较型A/D转换器(又称FlashADC)与其它类型模拟数字信号转换器(ADC)相比,具有转换时间短、转换速度快的优点,可是,当转换位数较多时,其硬件开销将快速增加,电路变得非常复杂,以致于高位FlashADC的制造和应用受到了严重阻碍。如转换输出的二进制位数为n,FlashADC的量化电平数将有2n-1个,则所需比较器和触发器都将达到2n-1个,可见硬件成本随转换位数增加而显著提高。为了降低成本,提高FlashADC的应用,在中国专利201310596301.0中披露了一种具有子ADC校准的多步式ADC,在中国专利201310501026.X中披露了一种9级十位流水线ADC,以及在中国专利201710070081.6中披露了一种具有双转换的ADC后台校准,它们都采用多级ADC转换,使用了FlashADC和/或SARADC(即逐次逼近型ADC),但是这些方案对原有FlashA ...
【技术保护点】
1.一种分段并行比较型ADC,其特征在于:首先把ADC的二进制输出位按位权大小划分成数个不同的段,形成不同权值级别的输出分段;再根据其中最高权值级别输出分段对由基准电压量化后的不同参考电压按照电压值大小划分成数个分段,这些分段被定义为参考电压分段,这次划分被叫做第一次分段,其段数是以最高权值级别输出分段位数为指数的2的次幂,每段所含参考电压数量除掉最高值参考电压分段少一个外,其它分段都相同,是以ADC输出位数减去最高权值级别输出分段位数所得差值为指数的2的次幂;然后,除掉最高值参考电压分段外其余所有分段中最高值参考电压被分别送到对应的比较器来产生可被定义为段首指针的比较值, ...
【技术特征摘要】
1.一种分段并行比较型ADC,其特征在于:首先把ADC的二进制输出位按位权大小划分成数个不同的段,形成不同权值级别的输出分段;再根据其中最高权值级别输出分段对由基准电压量化后的不同参考电压按照电压值大小划分成数个分段,这些分段被定义为参考电压分段,这次划分被叫做第一次分段,其段数是以最高权值级别输出分段位数为指数的2的次幂,每段所含参考电压数量除掉最高值参考电压分段少一个外,其它分段都相同,是以ADC输出位数减去最高权值级别输出分段位数所得差值为指数的2的次幂;然后,除掉最高值参考电压分段外其余所有分段中最高值参考电压被分别送到对应的比较器来产生可被定义为段首指针的比较值,这些段首指针一方面被送到对应的触发器和优先编码器以便形成最高权值级别输出分段的数值,另一方面被分别送到可控开关组用于控制从第一次所有分段中选择一个参考电压分段作为当前分段,且其段内不包括与段首指针对应的那个最高值参考电压;最后,对当前分段做后续处理,如果低于最高权值级别的输出分段不是最低权值级别输出分段,那就参照上述分段技术和处理技术继续对当前分段再分段和再处理,这叫做第二次分段,其后是否还有继续分段,要依据下一个低权值ADC输出分段是否是最低权值级别而决定;如果下一个低权值ADC输出分段是最低权值级别输出分段,那就停止继续分段而直接把这个当前分段送到与之对应的比较器、触发器和优先编码器来形成最低权值级别输出分段的段内数值。2.根据权利要求1所述的分段并行比较型ADC,其特征在于,当输出位数不分段时,这就是传统的FlashADC,当把输出位数分成2个或2个以上分段时这就是本发明的ADC。3.根据权利要求1所述的分段并行比较型ADC,其特征在于,把输出位数分成2段的分段并行比较型ADC具有如下特点:它主要由采样/保持电路、量化电阻网络、段首比较器组、段首状态触发器组、段首优先编码器、段内1级可控开关组、段内2级可控开关组、段内比较器组、段内状态触...
【专利技术属性】
技术研发人员:刘杰,朱绍军,叶星火,唐学锋,贺无名,范祥祥,侯向华,曾孟佳,
申请(专利权)人:湖州师范学院,
类型:发明
国别省市:浙江,33
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。