一种基于数字锁相环的扫频信号源制造技术

技术编号:21484302 阅读:31 留言:0更新日期:2019-06-29 06:24
本发明专利技术公开了一种基于数字锁相环的扫频信号源。扫频信号源在信号处理和测试端口网络中其有广泛的应用,扫频源系统的稳定性和准确性直接影响到被测信号的准确程度。本发明专利技术基于鉴相器芯片和压控振荡器及变容二极管等构成数字锁相环。产生可数控输出在80MHz至118MHz的方波,从而实现可软件控制的扫频输出单元。发明专利技术采用ARM为核心处理器,通过SPI接口与鉴相器芯片进行连接通信。在人机界面的控制下,设定扫频参数,控制鉴相器芯片扫频输出。压控振荡器经过低通滤波器和自动增益控制PGA得到最终的扫频输出,输出扫频信号稳定。扫频信号源系统基于DPLL为理论基础可以结合DPLL的优势,减少模拟器件的数量和调试难度。相对于传统的扫频信号源减少了相对的体积和提高其自动化程度。利用DPLL相对于DDS提高了精度、反应速度,同时大大降低了成本。

【技术实现步骤摘要】
一种基于数字锁相环的扫频信号源
本专利技术属于仪器仪表领域,具体涉及一种基于数字锁相环的扫频信号源。大多作为测试而设计的,强调信号的连续变化。其应用范围可以实现作为高速的雷达的扫描测试;或者应用于在作为的无源的容(感)性传感器信号检测等。
技术介绍
扫频信号源在信号处理以及有源或者无源网络当中有相当广泛的应用,同时也是在扫频仪、频谱分析仪当中是其重要组成部分。扫频信号源的输出信号的准确性会直接影响到相对应的信号和系统。扫频信号源系统基于DPLL为理论基础可以结合DPLL的优势,减少模拟器件的数量和调试难度。相对于传统的扫频信号源减少了相对的体积和提高其自动化程度。利用DPLL相对于DDS提高了精度、反应速度、同时大大降低了成本。
技术实现思路
本专利技术是基于DPLL的扫频信号源系统设计。在设计中需要设计一个简易的频率在90M-110MHz范围内的扫频信号源的系统。设计指标如下:1.频率范围90-110M;2.频率步进100kHz;3.输出电压幅度10-100mV可调。4.在整个频率范围内可自动扫描;扫描时间可调;可手动扫描设置频率等;5.数字人机接口设置扫描参数。具体实施方式1、整体设本文档来自技高网...

【技术保护点】
1.一种基于数字锁相环的扫频信号源,其特征在于并对像本振源模块、本振源传输模块、自动增益模块;通过数字控制相应的频率控制字去对初始晶体频率信号进行计算然后输出相对应的直流信号。使所要频率在VCO中进行变化,这时VCO发送的波形就与鉴相器接收到的波形就是一致,再经过RF输出至程控增益放大器,就可以输出相对应的扫频信号了。通过这种方式就将DPLL与传统的扫频信号源构建起了一座通道,使它们的核心结构统一。按键端给出具体信号送到MCU内进行处理,MCU将数据处理完成后的信号通过SPI通信发给数字PD,数字PD通过读对应SPI中的数据位,将所在数据位中的R寄存器和N寄存器的所在值分别写入相应数值,通过寄...

【技术特征摘要】
1.一种基于数字锁相环的扫频信号源,其特征在于并对像本振源模块、本振源传输模块、自动增益模块;通过数字控制相应的频率控制字去对初始晶体频率信号进行计算然后输出相对应的直流信号。使所要频率在VCO中进行变化,这时VCO发送的波形就与鉴相器接收到的波形就是一致,再经过RF输出至程控增益放大器,就可以输出相对应的扫频信号了。通过这种方式就将DPLL与传统的扫频信号源构建起了一座通道,使它们的核心结构统一。按键端给出具体信号送到MCU内进行处理,MCU将数据处理完成后的信号通过SPI通信发给数字PD,数字PD通过读对应SPI中的数据位,将所在数据位中的R寄存器和N寄存器的所在值分别写入相应数值,通过寄存器变化改变输出变化量。变化程度通过环路滤波器进行纹波滤除后,其直流量改变变容二极管的容值,通过容值和电感值调节频率范围。通过压控振荡器进行输出对应频率正弦,同时将输出反馈给PD。若返回相同相位则证明输出频率为锁定频率,不同则继续改变数字PD输出直至...

【专利技术属性】
技术研发人员:姜艳姝王川张峰峰
申请(专利权)人:哈尔滨理工大学
类型:发明
国别省市:黑龙江,23

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1