时序控制方法、时序控制芯片和显示装置制造方法及图纸

技术编号:21037348 阅读:38 留言:0更新日期:2019-05-04 06:46
本申请公开一种时序控制方法、时序控制芯片和显示装置,其中,时序控制方法包括以下步骤:根据锁相环的输入端接收到的初始时钟信号或反馈时钟信号,产生第一时钟信号;根据初始时钟信号和第一时钟信号,确定锁相环的电荷泵系数;控制锁相环根据电荷泵系数锁相,产生第二时钟信号。本申请技术方案可实现快速且准确的锁相。

Sequence Control Method, Sequence Control Chip and Display Device

【技术实现步骤摘要】
时序控制方法、时序控制芯片和显示装置
本申请涉及显示
,特别涉及一种时序控制方法、时序控制芯片和显示装置。
技术介绍
这里的陈述仅提供与本申请有关的背景信息,而不必然地构成现有技术。时序控制芯片(TimercontrolregisterIntegratedcircuit,TCONIC)是显示装置中的重要组件,对显示装置的驱动时序进行控制,以实现画面的正常显示。在TCONIC的运行过程中,需要根据外部输入的初始时钟信号,产生相应的目标时钟信号,以保障外部时钟和内部时钟的同步,从而正确抓取和处理显示数据,而上述目标时钟信号是由TCONIC中的锁相环所产生的。由于锁相环的锁相需要一定时间,当外部输入的初始时钟信号发生较大变化时,将会产生较长时间的失锁状态,导致显示装置的显示异常。
技术实现思路
本申请的主要目的是提出一种时序控制方法,实现了快速且准确的锁相,以保障显示装置中画面的正常显示。为实现上述目的,本申请提出的时序控制方法,包括以下步骤:根据锁相环的输入端接收到的初始时钟信号或反馈时钟信号,产生第一时钟信号;根据所述初始时钟信号和所述第一时钟信号,确定锁相环的电荷泵系数;控制所述锁本文档来自技高网...

【技术保护点】
1.一种时序控制方法,其特征在于,所述时序控制方法包括以下步骤:根据锁相环的输入端接收到的初始时钟信号或反馈时钟信号,产生第一时钟信号;根据所述初始时钟信号和所述第一时钟信号,确定锁相环的电荷泵系数;控制所述锁相环根据所述电荷泵系数锁相,产生第二时钟信号。

【技术特征摘要】
1.一种时序控制方法,其特征在于,所述时序控制方法包括以下步骤:根据锁相环的输入端接收到的初始时钟信号或反馈时钟信号,产生第一时钟信号;根据所述初始时钟信号和所述第一时钟信号,确定锁相环的电荷泵系数;控制所述锁相环根据所述电荷泵系数锁相,产生第二时钟信号。2.如权利要求1所述的时序控制方法,其特征在于,在所述控制所述锁相环根据所述电荷泵系数锁相,产生第二时钟信号的步骤之后,所述时序控制方法还包括以下步骤:比对所述第二时钟信号的频率和预设频率范围;当所述第二时钟信号的频率处于所述预设频率范围以内时,根据所述第二时钟信号产生目标时钟信号,并输出所述目标时钟信号;当所述第二时钟信号的频率处于所述预设频率范围以外时,将所述第二时钟信号作为反馈时钟信号反馈至所述锁相环的输入端,并返回执行根据锁相环的输入端接收到的反馈时钟信号,产生第一时钟信号的步骤。3.如权利要求2所述的时序控制方法,其特征在于,在当所述第二时钟信号的频率处于所述预设频率范围以外时,将所述第二时钟信号作为反馈时钟信号反馈至所述输入端的步骤之后,所述时序控制方法还包括以下步骤:累计所述第二时钟信号的反馈次数;比对所述反馈次数和预设次数;当所述反馈次数大于所述预设次数时,生成提示信号;或,累计所述锁相环的输入端接收到初始时钟信号至当前将所述第二时钟信号作为反馈时钟信号反馈至所述输入端之间的失锁时长;比对所述失锁时长和预设时长;当所述失锁时长大于所述预设时长时,生成提示信号。4.如权利要求1至3中任一项所述的时序控制方法,其特征在于,根据锁相环的输入端接收到的反馈时钟信号,产生第一时钟信号的步骤包括:根据目标分频倍数N,对所述反馈时钟信号分频,产生第三时钟信号;根据所述第三时钟信号,产生第一时钟信号;其中,所述第三时钟信号的频率是所述反馈时钟信号的频率的1/N,所述第一时钟信号的频率与所述第三时钟信号的频率相当。5.如权利要求1至3中任一项所述的时序控制方...

【专利技术属性】
技术研发人员:邱彬
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1