【技术实现步骤摘要】
栅极驱动电路及其驱动方法、显示装置及其控制方法
本专利技术涉及显示
,特别涉及一种栅极驱动电路及其驱动方法、显示装置及其控制方法。
技术介绍
显示装置通常包括:显示面板和用于驱动显示面板中像素单元进行图像显示的栅极驱动电路。该显示面板包括阵列排布的多个像素单元,每个像素单元中均设置有像素电路。该栅极驱动电路包括:多个级联的移位寄存器单元,该多个移位寄存器单元用于驱动不同的像素单元发光。其中,通过在像素电路上加载电源信号和移位寄存器单元输出的栅极驱动信号,可控制该像素电路所在的像素单元发光。且加载在像素电路上的电源信号的电压用于决定对应像素单元的发光亮度。相关技术中,可以采用同一供电电源端向显示面板中所有像素电路提供该电源信号,且该供电电源端通常设置在显示面板的一端。但是,由于不同像素单元到该供电电源端的距离不同,导致不同像素电路接收到的电源信号的电压存在差异,影响了显示面板的亮度均一性。
技术实现思路
本专利技术提供了一种栅极驱动电路及其驱动方法、显示装置及其控制方法,可以解决相关技术中显示面板的亮度均一性较差的问题。所述技术方案如下:第一方面,提供了一种栅极驱 ...
【技术保护点】
1.一种栅极驱动电路,其特征在于,所述栅极驱动电路包括:多个级联的移位寄存器单元,每个所述移位寄存器单元与显示面板中的像素电路连接;每个所述移位寄存器单元包括:输出模块,每个所述移位寄存器单元具有输出端,所述输出模块包括:用于驱动所述输出端输出栅极驱动信号的驱动晶体管,所述输出端用于向与所述输出端所在的移位寄存器单元连接的像素电路提供所述栅极驱动信号;每个所述像素电路还与第一供电电源端连接,每个所述像素电路用于在来自对应移位寄存器单元的栅极驱动信号,及来自所述第一供电电源端的第一供电电源信号的控制下发光;每个所述驱动晶体管的导电沟道的宽长比与目标距离负相关,所述目标距离为对 ...
【技术特征摘要】
1.一种栅极驱动电路,其特征在于,所述栅极驱动电路包括:多个级联的移位寄存器单元,每个所述移位寄存器单元与显示面板中的像素电路连接;每个所述移位寄存器单元包括:输出模块,每个所述移位寄存器单元具有输出端,所述输出模块包括:用于驱动所述输出端输出栅极驱动信号的驱动晶体管,所述输出端用于向与所述输出端所在的移位寄存器单元连接的像素电路提供所述栅极驱动信号;每个所述像素电路还与第一供电电源端连接,每个所述像素电路用于在来自对应移位寄存器单元的栅极驱动信号,及来自所述第一供电电源端的第一供电电源信号的控制下发光;每个所述驱动晶体管的导电沟道的宽长比与目标距离负相关,所述目标距离为对应的像素电路到所述第一供电电源端的距离。2.根据权利要求1所述的栅极驱动电路,其特征在于,所述目标距离由用于连接对应的像素电路与所述第一供电电源端的导线的长度表征。3.根据权利要求1或2所述的栅极驱动电路,其特征在于,所述第一供电电源端位于显示面板的第一端,按照从所述第一端到第二端由近至远的距离,不同像素电路对应的移位寄存器单元中驱动晶体管的导电沟道的宽长比逐渐减小,所述第二端与所述第一端为所述显示面板相对的两端。4.根据权利要求1或2所述的栅极驱动电路,其特征在于,显示面板包括阵列排布的多个像素单元,每个所述像素单元中均设置有像素电路,所述多个像素单元具有多个区域,与不同区域中像素电路连接的移位寄存器单元的驱动晶体管的导电沟道宽长比不同。5.根据权利要求4所述的栅极驱动电路,其特征在于,每行所述像素单元中的像素电路与同一个移位寄存器单元连接,每个所述区域包括至少一行像素单元中的像素电路。6.根据权利要求1或2所述的栅极驱动电路,其特征在于,所述移位寄存器单元还包括:输入模块、下拉控制模块和下拉模块;所述输入模块分别与输入信号端、时钟信号端和上拉节点连接,所述输入模块用于在来自所述时钟信号端的时钟信号的控制下,向所述上拉节点提供来自所述输入信号端的输入信号;所述下拉控制模块分别与所述时钟信号端、所述上拉节点、第二电源端和下拉节点连接,所述下拉控制模块用于在所述时钟信号的控制下,向所述下拉节点提供来自所述第二电源端的第二电源信号,以及,在所述上拉节点的控制下,向所述下拉节点提供所述时钟信号;所述输出模块分别与第一电源端、所述下拉节点、所述上拉节点、控制信号端和输出端连接,所述输出模块用于在所述下拉节点的控制下,向所述输出端提供来自所述第一电源端的第一电源信号,以及,在所述上拉节点的控制下,向所述输出端提供来自所述控制信号端的控制信号;所述下拉模块分别与所述下拉节点、所述第一电...
【专利技术属性】
技术研发人员:黄耀,黄炜赟,曾超,
申请(专利权)人:京东方科技集团股份有限公司,成都京东方光电科技有限公司,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。