The invention discloses a gate driving circuit, a driving method and a display device thereof. The gate driving circuit comprises a first sub-circuit group and a second sub-circuit group. Since the first sub-circuit group can drive the m-th row to the first row of pixels in the N-th row of the display panel row by row, the second sub-circuit group can drive the m+1 row to the N-th row pixels row by row, and because m is larger than 1 and smaller than N. Therefore, the grid driving circuit can drive the pixels from the middle row of the display panel to the two sides row by row, so that the liquid crystal molecule located in the middle area of the display panel can be deflected to the specified state, and the areas where the shadow phenomena may occur are dispersed to the edge areas at both ends of the display panel to ensure that there will be no shadow phenomena in the middle area and improve the display effect.
【技术实现步骤摘要】
栅极驱动电路及其驱动方法、显示装置
本专利技术涉及显示
,特别涉及一种栅极驱动电路及其驱动方法、显示装置。
技术介绍
液晶显示(liquidcrystaldisplay,LCD)装置因其分辨率高、重量轻、低能耗和低辐射等优点被广泛应用于显示领域上。例如,可以应用于虚拟现实(virtualreality,VR)领域。相关技术中,液晶显示装置包括液晶显示面板和栅极驱动电路。液晶显示面板包括多行像素,每个像素包括薄膜晶体管、与该薄膜晶体管连接的像素电极、公共电极以及位于像素电极和公共电极之间的液晶分子。栅极驱动电路与每个像素中的薄膜晶体管连接,用于通过该薄膜晶体管为与该薄膜晶体管连接的像素电极充电,以驱动液晶分子偏转。目前,栅极驱动电路可以从第一行像素开始逐行驱动像素,即逐行为每个像素电极充电。但是,由于液晶分子偏转到指定状态需要一定时间,即液晶分子的响应时间较长。因此通过从第一行像素开始逐行驱动像素,液晶显示面板中最后若干行像素中的液晶分子可能无法偏转到指定状态,导致显示面板显示的画面产生拖影,显示效果较差。
技术实现思路
本专利技术提供了一种栅极驱动电路及其驱动方 ...
【技术保护点】
1.一种栅极驱动电路,其特征在于,应用于显示面板,所述显示面板包括N行像素,所述栅极驱动电路包括:第一子电路组和第二子电路组;所述第一子电路组分别与第一开启信号端、第一时钟信号端以及所述N行像素中第m行像素至第1行像素连接,所述第一子电路组用于响应于所述第一开启信号端提供的第一开启信号,和所述第一时钟信号端提供的第一时钟信号,逐行驱动所述第m行像素至所述第1行像素;所述第二子电路组分别与第二开启信号端、第二时钟信号端以及所述N行像素中第m+1行至第N行像素连接,所述第二子电路组用于响应于所述第二开启信号端提供的第二开启信号,和所述第二时钟信号端提供的第二时钟信号,逐行驱动所 ...
【技术特征摘要】
1.一种栅极驱动电路,其特征在于,应用于显示面板,所述显示面板包括N行像素,所述栅极驱动电路包括:第一子电路组和第二子电路组;所述第一子电路组分别与第一开启信号端、第一时钟信号端以及所述N行像素中第m行像素至第1行像素连接,所述第一子电路组用于响应于所述第一开启信号端提供的第一开启信号,和所述第一时钟信号端提供的第一时钟信号,逐行驱动所述第m行像素至所述第1行像素;所述第二子电路组分别与第二开启信号端、第二时钟信号端以及所述N行像素中第m+1行至第N行像素连接,所述第二子电路组用于响应于所述第二开启信号端提供的第二开启信号,和所述第二时钟信号端提供的第二时钟信号,逐行驱动所述第m+1行像素至所述第N行像素;其中,N为大于1的整数,m为大于1且小于N的整数。2.根据权利要求1所述的栅极驱动电路,其特征在于,所述第一子电路组包括:第一驱动子电路和第二驱动子电路;所述第一开启信号端包括:第一子开启信号端和第二子开启信号端;所述第一时钟信号端包括:第一子时钟信号端和第二子时钟信号端;所述第一驱动子电路分别与所述第一子开启信号端、所述第一子时钟信号端和所述第m行像素至第1行像素中的奇数行像素连接,所述第一驱动子电路用于响应于所述第一子开启信号端提供的第一子开启信号,和所述第一子时钟信号端提供的第一子时钟信号,逐行驱动所述第m行像素至所述第1行像素中的奇数行像素;所述第二驱动子电路分别与所述第二子开启信号端、所述第二子时钟信号端和所述第m行像素至所述第1行像素中的偶数行像素连接,所述第二驱动子电路用于响应于所述第二子开启信号端提供的第二子开启信号,和所述第二子时钟信号端提供的第二子时钟信号,逐行驱动所述第m行像素至所述第1行像素中的偶数行像素。3.根据权利要求2所述的栅极驱动电路,其特征在于,所述第一驱动子电路和所述第二驱动子电路均包括级联的至少两个移位寄存器单元,且每个移位寄存器单元与一行像素连接;所述第一子电路组还包括:两个第一虚设子电路和两个第二虚设子电路;每个所述第一虚设子电路均分别与所述第一子开启信号端和所述第一子时钟信号端连接,其中一个所述第一虚设子电路与所述第一驱动子电路中的第一级移位寄存器单元的输入端连接,用于在所述第一子开启信号和所述第一子时钟信号的驱动下,将所述第一子开启信号传输至所述第一驱动子电路中的第一级移位寄存器单元;另一个所述第一虚设子电路与所述第一驱动子电路中的最后一级移位寄存器单元的输入端连接,用于在所述第一子开启信号和所述第一子时钟信号的驱动下,将所述第一子开启信号传输至所述第一驱动子电路中的最后一级移位寄存器单元;每个所述第二虚设子电路均分别与所述第二子开启信号端和所述第二子时钟信号端连接,其中一个所述第二虚设子电路与所述第二驱动子电路中的第一级移位寄存器单元的输入端连接,用于在所述第二子开启信号和所述第二子时钟信号的驱动下,将所述第二子开启信号传输至所述第二驱动子电路中的第一级移位寄存器单元;另一个所述第二虚设子电路与所述第二驱动子电路中的最后一级移位寄存器单元的输入端连接,用于在所述第二子开启信号和所述第二子时钟信号的驱动下,将所述第二子开启信号传输至所述第二驱动子电路中的最后一级移位寄存器单元。4.根据权利要求1至3任一所述的栅极驱动电路,其特征在于,所述第二子电路组包括:第三驱动子电路和第四驱动子电路;所述第二开启信号端包括:第三子开启信号端和第四子开启信号端;所述第二时钟信号端包括:第三子时钟信号端和第四子时钟信号端;所述第三驱动子电路分别与所述第三子开启信号端、所述第三子时钟信号端和所述第m+1行像素至所述第N行像素中的奇数行像素连接,所述第三驱动子电路用于响应于所述第三子开启信号端提供的第三子开启信号,和所述第三子时钟信号端提供的第三子时钟信号,逐行驱动所述第m+1行像素至所述第N行像素中的奇数行像素;所述第四驱动子电路分别与所述第四子开启信号端、所述第四子时钟信号端和所述第m+1行像素至所述第N行像素中的偶数行像素连接,所述第四驱动子电路用于响应于所述第四子开启信号端提供的第四子开启信号,和所述第四子时钟信号端提供的第四子时钟信号,逐行驱动所述第m+1行像素至所述第N行像素中的偶数行像素。5.根据权利要求4所述的栅极驱动电路,其特征在于,所述第三驱动子电路和所述第四驱动子电路均包括级联的至少两个移位寄存器单元,且每个移位寄存器单元与一行像素连接;所述第二子电路组还包括:两个第三虚设子电路和两个第四虚设子电路;每个所述第三虚设子电路均分别与所述第三子开启信号端和所述第三子时钟信号端连接,其中一个所述第三虚设子电路与所述第三驱动子电路中的第一级移位寄存器单元的输入端连接,用于在所述第三子开启信号和所述第三子时钟信号的驱动下,将所述第三子开启信号传输至所述第三驱动子电路中的第一级移位寄存器单元;另一个所述第三虚设子电路与所述第三驱动子电路中的最后一级移位寄存器单元的输入端连接,用于在所述第三子开启信号和所述第三子时钟信号的驱动下,将所述第三子开启信号传输至所述第三驱动子电路中的最后一级移位寄存器单元;每个所述第四虚设子电路均分别与所述第四子开启信号端和所述第四子时钟信号端连接,其中一个所述第四虚设子电路与所述第四驱动子电路中的第一级移位寄存器单元的输入端连接,用于在所述第四子开启信号和所述第四子时钟信号的驱动下,将所述第四子开启信号传输至所述第四驱动子电路中的第一级移位寄存器单元;另一个所述第四虚设子电路与所述第四驱动子电路中的最后一级移位寄存器单元的输入端连接,用于在所述第四子开启信号和所述第四子时钟信号的驱动下,将所述第四子开启信号传输至所述第四驱动子电路中的最后一级移位寄存器单元。6.根据权利要求4所述的栅极驱动电路,其特征在于,所述第一子电路组包括第一驱动子电路和第二驱动子电路;所述第一驱动子电路和所述第二驱动子电路相对设置在所述显示面板的两侧,所述第三驱动子电路和所述第四驱动子电路相对设置在所述显示面板的两侧,并且,所述第一驱动子电路和所述第三驱动子电路所在一侧的延伸方向,以及所述第二驱动子电路和所述第四驱动子电路所在一侧的延伸方向,均与所述显示面板中的栅线的延伸方向平垂直。7.根据权利要求1至3任一所述的栅极驱动电路,其特征在于,当所述N为偶数时,所述m满足:m=N/2;当所述N为奇数时,所述m满足:或表示向上取整,表示向下取整。8.一种栅极驱动电路,其特征在于,应用于显示面板,所述显示面板包括:N行像素;所述栅极驱动电路包括:第一驱动子电路、第二驱动子电路、第三驱动子电路和第四驱动子电路;所述第一驱动子电路分别与第一子开启信号端、第一子时钟信号端和所述N行像素中,第m行像素至第1行像素中的奇数行像素连接,所述第一驱动子电路用于响应于所述第一子开启信号端提供的第一子开启信号,和所述第一子时钟信号端提供的第一子时钟信号,逐行驱动所述第m行像素至所述第1行像素中的奇数行像素;所述第二驱动子电路分别与第二子开启信号端、第二子时钟信号端和所述第m行像素至所述第1行像素中的偶数行像素连接,所述第二驱动子电路用于响应于所述第二子开启信号端提供的第二子开启信号,和所述第二子时钟信号端提供的第二子时钟信号,逐行驱动所述第m行像素至所述第1行像素中的偶数行像素;所述第三驱动子电路分别与第三子开启信号端、第三子时钟信号端和所述N行像素中,第m+1行像素至所述第N行像素中的奇数行像素连接,所述第三驱动子电路用于响应于所述第三子开启信号端提供的第三子开启信号,和所述第三子时钟信号端提供的第三子时钟信号,逐行驱动所述第m+1行像素至所述第N行像素中的奇数行像素;所述...
【专利技术属性】
技术研发人员:胡国锋,高延凯,刘弘,毕育欣,习艳会,代斌,于明鉴,王泓,王冬辉,
申请(专利权)人:京东方科技集团股份有限公司,北京京东方光电科技有限公司,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。