一种基于FPGA和DSP架构的低功耗处理方法技术

技术编号:20840285 阅读:46 留言:0更新日期:2019-04-13 08:30
本发明专利技术涉及一种基于FPGA和DSP架构的低功耗处理方法,属于数字信号处理技术领域。该方法包括以下步骤:系统上电启动后,FPGA完成自身配置和DSP完成初始化,FPGA和DSP处于低功耗工作模式;当DSP接收到外部数据时,中断低功耗模式,跳转至正常工作模式;当DSP检测到外部正常工作指令时,控制FPGA跳转至正常工作模式,完成正常的时序工作;正常的时序工作完成后,FPGA根据DSP的外部控制或自动进入低功耗工作模式。本发明专利技术有效解决或缓解FPGA+DSP高功耗会给系统工作带来的工作不稳定、高消耗的问题。

【技术实现步骤摘要】
一种基于FPGA和DSP架构的低功耗处理方法
本专利技术涉及数字信号处理
,尤其涉及一种基于FPGA和DSP架构的低功耗处理方法。
技术介绍
在目前信号处理设计中,基于FPGA和DSP架构的处理方式广泛应用于通信、计算机及电子等领域。FPGA和DSP架构的处理设备可以满足数据量大、运算复杂、实时要求很高的各类应用系统。随着信号处理系统的发展,设备复杂度的不断提升,芯片内的功耗、热耗也随之增大。功耗过高主要带来两方面的问题:一是散热急剧增大,二是设备能源快速消耗。散热不及时或超过芯片所要求的温度可能导致芯片工作不稳定,甚至会损坏芯片,而快速的能源消耗也是影响设备使用方式的重要因素。所以降低设备功耗,使之满足设备使用条件成为了一个十分棘手的问题。现有系统工作时,DSP和FPGA长时间处于正常工作状态,芯片内部将产生大量的热耗,给整个设备带来的功耗和热耗压力,特别是当设备进行高温试验,芯片的高温问题就显的尤为突出。
技术实现思路
鉴于上述的分析,本专利技术旨在提供一种基于FPGA和DSP架构的低功耗处理方法,有效解决现有方法中FPGA和DSP高功耗可能会给系统工作带来的工作不稳定、高消耗本文档来自技高网...

【技术保护点】
1.一种基于FPGA和DSP架构的低功耗处理方法,其特征在于,包括以下步骤:系统上电启动后,FPGA完成自身配置和DSP完成初始化,FPGA和DSP处于低功耗工作模式;当DSP接收到外部数据时,中断低功耗模式,跳转至正常工作模式;当DSP检测到外部正常工作指令时,控制FPGA跳转至正常工作模式,完成正常的时序工作;正常的时序工作完成后,FPGA根据DSP的外部控制或自动进入低功耗工作模式。

【技术特征摘要】
1.一种基于FPGA和DSP架构的低功耗处理方法,其特征在于,包括以下步骤:系统上电启动后,FPGA完成自身配置和DSP完成初始化,FPGA和DSP处于低功耗工作模式;当DSP接收到外部数据时,中断低功耗模式,跳转至正常工作模式;当DSP检测到外部正常工作指令时,控制FPGA跳转至正常工作模式,完成正常的时序工作;正常的时序工作完成后,FPGA根据DSP的外部控制或自动进入低功耗工作模式。2.根据权利要求1所述的方法,其特征在于,所述FPGA完成自身配置和DSP完成初始化包括:FPGA上电后配置静态区域,并将可重构区域配置为低功耗模块;DSP的外部管脚初始化为低功耗中断响应口。3.根据权利要求2所述的方法,其特征在于,所述FPGA的代码模块包括静态配置文件、低功耗可重构文件和正常工作可重构文件。4.根据权利要求2或3所述的方法,其特征在于,所述FPGA上电后,首次加载所述静态配置文件配置静态区域,并根据所述低功耗可重构文件通过ICAP协议对可重构区域进行一次配置为低功耗模块。5.根据权利要求2所述的方法,其特征在于,所述DSP的外部管脚初始化为低功耗中断响应口包括:低功耗...

【专利技术属性】
技术研发人员:曾昱翔昌畅
申请(专利权)人:四川九洲电器集团有限责任公司
类型:发明
国别省市:四川,51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1