一种超高速模数转换器的编码电路及其编码ROM电路制造技术

技术编号:20726083 阅读:27 留言:0更新日期:2019-03-30 17:56
本实用新型专利技术提供了一种超高速模数转换器的编码电路及其编码ROM电路,满足超高速模数转换器的指标要求,包括顺序设置的纠错编码器模块、异或门阵列模块和编码ROM电路,输入的差分温度计码经纠错编码器模块转换后输入异或门阵列模块,经异或门阵列模块转成输入信号输入编码ROM电路,纠错编码器模块最低位输出的差分温度计码的单端信号作为编码ROM电路的输入控制信号输入编码ROM电路,编码ROM电路包括对应编码ROM电路的每个数字代码设置的差分编码电路,差分编码电路分别顺序设置的差分放大电路模块和射极跟随器模块,输入信号和输入控制信号经差分放大电路模块处理得到差分输出信号,差分输出信号经射极跟随器模块处理后输出。

【技术实现步骤摘要】
一种超高速模数转换器的编码电路及其编码ROM电路
本技术涉及模数转换器
,具体为一种超高速模数转换器的编码电路及其编码ROM电路。
技术介绍
模数转换器是许多电子系统的关键模块,而编码电路又是影响模数转换器性能的重要的子模块。在高速电路系统中,超高速模数转换器广泛应用,同时对超高速模数转换器的需求也逐渐增大,而编码ROM电路作为影响编码电路功能的子模块,它的性能要求也在不断提高。传统的MOS工艺实现的编码电路的集成度高,功耗也比较低,但是MOS工艺的线性度较差,现有的编码ROM电路对噪声的敏感度较高,结构较为复杂,功耗大,同时还存在着在模拟输入信号的全量程范围内不能都得到正确的转换结果的问题,难以满足超高速模数转换器的指标要求。
技术实现思路
针对上述问题,本技术提供了一种超高速模数转换器的编码电路及其编码ROM电路,其满足超高速模数转换器的指标要求,在模拟输入信号的全量程范围内都能得到正确的转换结果,对噪声的敏感度低,稳定性好,功耗低,对后级电路的驱动能力强。其技术方案是这样的:一种超高速模数转换器的编码电路,其包括顺序设置的纠错编码器模块、异或门阵列模块和编码ROM电路,输入的差分温度计码经所述纠错编码器模块转换后输入异或门阵列模块,经所述异或门阵列模块转成输入信号输入所述编码ROM电路,其特征在于:纠错编码器模块最低位输出的差分温度计码的单端信号作为所述编码ROM电路的输入控制信号输入所述编码ROM电路,所述编码ROM电路包括对应编码ROM电路的每个数字代码设置的差分编码电路,所述差分编码电路分别顺序设置的差分放大电路模块和射极跟随器模块,所述输入信号和所述输入控制信号经所述差分放大电路模块处理得到差分输出信号,差分输出信号经所述射极跟随器模块处理后输出。进一步的,所述超高速模数转换器的精度为N,所述编码ROM电路为N比特编码ROM电路,输入的差分温度计码为2N-1对,N为大于等于2小于等于6的正整数。进一步的,所述超高速模数转换器的精度为3,所述编码ROM电路为3比特编码ROM电路,输入的差分温度计码为7对,所述编码ROM电路包括最低位差分编码电路、次低位差分编码电路、最高位差分编码电路。进一步的,所述最低位差分编码电路的差分放大电路模块包括NPN三极管A0、A1、A2、A3、A4、A5、A6、A7,输入信号m1、m3、m5、m7分别从NPN三极管A1、A2、A3、A4的基极输入,NPN三极管A1、A2、A3、A4的集电极同时连接到射极跟随器模块的NPN三极管A9的基极,并通过电阻r1接地,输入信号m2、m4、m6和输入控制信号m_ctrl分别从NPN三极管A5、A6、A7、A0的基极进入,NPN三极管A5、A6、A7、A0的集电极同时连接到射极跟随器模块的NPN三极管A10的基极,并通过电阻r1接地,NPN三极管A0、A1、A2、A3、A4、A5、A6、A7的发射极分别连接到三极管A8的集电极,三极管A8的基极连接偏置电压vbias,三极管A8的发射极连接电阻R1后连接-3.3V电源,NPN三极管A9、A10的集电极接地,NPN三极管A9的发射极连接到三极管A11的集电极,三极管A11的集电极连接到三极管A11的基极,三极管A11的发射极连接到三极管A13的集电极,三极管A13的基极连接到偏置电压vbias,三极管A13的发射极连接电阻R2后连接到-3.3V电源,NPN三极管A10的发射极连接到三极管A12的集电极,三极管A12的集电极连接到三极管A12的基极,三极管A12的发射极连接到三极管A14的集电极,三极管A14的基极连接到偏置电压vbias,三极管A14的发射极连接电阻R2后连接到-3.3V电源,NPN三极管A9、A10的发射极分别输出差分输出信号Bit0_P、Bit0_N。进一步的,所述次低位差分编码电路的差分放大电路模块包括NPN三极管B0、B1、B2、B3、B4、B5、B6、B7,输入信号m2、m3、m6、m7分别从NPN三极管B1、B2、B3、B4的基极输入,NPN三极管B1、B2、B3、B4的集电极同时连接到射极跟随器模块的NPN三极管B9的基极,并通过电阻r1接地,输入信号m1、m4、m5和输入控制信号m_ctrl分别从NPN三极管B5、B6、B7、B0的基极进入,NPN三极管B5、B6、B7、B0的集电极同时连接到射极跟随器模块的NPN三极管B10的基极,并通过电阻r1接地,NPN三极管B0、B1、B2、B3、B4、B5、B6、B7的发射极分别连接到三极管B8的集电极,三极管B8的基极连接偏置电压vbias,三极管B8的发射极连接电阻R1后连接-3.3V电源,NPN三极管B9、B10的集电极接地,NPN三极管B9的发射极连接到三极管B11的集电极,三极管B11的集电极连接到三极管B11的基极,三极管B11的发射极连接到三极管B13的集电极,三极管B13的基极连接到偏置电压vbias,三极管B13的发射极连接电阻R2后连接到-3.3V电源,NPN三极管B10的发射极连接到三极管B12的集电极,三极管B12的集电极连接到三极管B12的基极,三极管B12的发射极连接到三极管B14的集电极,三极管B14的基极连接到偏置电压vbias,三极管B14的发射极连接电阻R2后连接到-3.3V电源,NPN三极管B9、B10的发射极分别输出差分输出信号Bit1_P、Bit1_N。进一步的,所述最高位差分编码电路的差分放大电路模块包括NPN三极管C0、C1、C2、C3、C4、C5、C6、C7,输入信号m4、m5、m6、m7分别从NPN三极管C1、C2、C3、C4的基极输入,NPN三极管C1、C2、C3、C4的集电极同时连接到射极跟随器模块的NPN三极管C9的基极,并通过电阻r1接地,输入信号m1、m2、m3和输入控制信号m_ctrl分别从NPN三极管C5、C6、C7、C0的基极进入,NPN三极管C5、C6、C7、C0的集电极同时连接到射极跟随器模块的NPN三极管C10的基极,并通过电阻r1接地,NPN三极管C0、C1、C2、C3、C4、C5、C6、C7的发射极分别连接到三极管C8的集电极,三极管C8的基极连接偏置电压vbias,三极管C8的发射极连接电阻R1后连接-3.3V电源,NPN三极管C9、C10的集电极接地,NPN三极管C9的发射极连接到三极管C11的集电极,三极管C11的集电极连接到三极管C11的基极,三极管C11的发射极连接到三极管C13的集电极,三极管C13的基极连接到偏置电压vbias,三极管C13的发射极连接电阻R2后连接到-3.3V电源,NPN三极管C10的发射极连接到三极管C12的集电极,三极管C12的集电极连接到三极管C12的基极,三极管C12的发射极连接到三极管C14的集电极,三极管C14的基极连接到偏置电压vbias,三极管C14的发射极连接电阻R2后连接到-3.3V电源,NPN三极管C9、C10的发射极分别输出差分输出信号Bit2_P、Bit2_N。一种超高速模数转换器的编码ROM电路,其特征在于,包括对应编码ROM电路的每个数字代码设置的差分编码电路,所述差分编码电路分别顺序设置的差分放大电路模块和射极跟随器模块,输入信号和输入控本文档来自技高网...

【技术保护点】
1.一种超高速模数转换器的编码电路,其包括顺序设置的纠错编码器模块、异或门阵列模块和编码ROM电路,输入的差分温度计码经所述纠错编码器模块转换后输入异或门阵列模块,经所述异或门阵列模块转成输入信号输入所述编码ROM电路,其特征在于:纠错编码器模块最低位输出的差分温度计码的单端信号作为所述编码ROM电路的输入控制信号输入所述编码ROM电路,所述编码ROM电路包括对应编码ROM电路的每位数字代码设置的差分编码电路,所述差分编码电路分别顺序设置的差分放大电路模块和射极跟随器模块,所述输入信号和所述输入控制信号经所述差分放大电路模块处理得到差分输出信号,差分输出信号经所述射极跟随器模块处理后输出。

【技术特征摘要】
1.一种超高速模数转换器的编码电路,其包括顺序设置的纠错编码器模块、异或门阵列模块和编码ROM电路,输入的差分温度计码经所述纠错编码器模块转换后输入异或门阵列模块,经所述异或门阵列模块转成输入信号输入所述编码ROM电路,其特征在于:纠错编码器模块最低位输出的差分温度计码的单端信号作为所述编码ROM电路的输入控制信号输入所述编码ROM电路,所述编码ROM电路包括对应编码ROM电路的每位数字代码设置的差分编码电路,所述差分编码电路分别顺序设置的差分放大电路模块和射极跟随器模块,所述输入信号和所述输入控制信号经所述差分放大电路模块处理得到差分输出信号,差分输出信号经所述射极跟随器模块处理后输出。2.根据权利要求1所述的一种超高速模数转换器的编码电路,其特征在于:所述超高速模数转换器的精度为N,所述编码ROM电路为N比特编码ROM电路,输入的差分温度计码为2N-1对,N为大于等于2小于等于6的正整数。3.根据权利要求1所述的一种超高速模数转换器的编码电路,其特征在于:所述差分放大电路模块包括与所述输入信号对应的三极管以及与所述输入控制信号对应的三极管。4.根据权利要求2所述的一种超高速模数转换器的编码电路,其特征在于:所述超高速模数转换器的精度为3,所述编码ROM电路为3比特编码ROM电路,输入的差分温度计码为7对,所述编码ROM电路包括最低位差分编码电路、次低位差分编码电路、最高位差分编码电路。5.根据权利要求4所述的一种超高速模数转换器的编码电路,其特征在于:所述最低位差分编码电路的差分放大电路模块包括NPN三极管A0、A1、A2、A3、A4、A5、A6、A7,输入信号m1、m3、m5、m7分别从NPN三极管A1、A2、A3、A4的基极输入,NPN三极管A1、A2、A3、A4的集电极同时连接到射极跟随器模块的NPN三极管A9的基极,并通过电阻r1接地,输入信号m2、m4、m6和输入控制信号m_ctrl分别从NPN三极管A5、A6、A7、A0的基极进入,NPN三极管A5、A6、A7、A0的集电极同时连接到射极跟随器模块的NPN三极管A10的基极,并通过电阻r1接地,NPN三极管A0、A1、A2、A3、A4、A5、A6、A7的发射极分别连接到三极管A8的集电极,三极管A8的基极连接偏置电压vbias,三极管A8的发射极连接电阻R1后连接-3.3V电源,NPN三极管A9、A10的集电极接地,NPN三极管A9的发射极连接到三极管A11的集电极,三极管A11的集电极连接到三极管A11的基极,三极管A11的发射极连接到三极管A13的集电极,三极管A13的基极连接到偏置电压vbias,三极管A13的发射极连接电阻R2后连接到-3.3V电源,NPN三极管A10的发射极连接到三极管A12的集电极,三极管A12的集电极连接到三极管A12的基极,三极管A12的发射极连接到三极管A14的集电极,三极管A14的基极连接到偏置电压vbias,三极管A14的发射极连接电阻R2后连接到-3.3V电源,NPN三极管A9、A10的发射极分别输出差分输出信号Bit0_P、Bit0_N。6.根据权利要求4所述的一种超高速模数转换器的编码电路,其特征在于:所述次低位差分编码电路的差分放大电路模块包括NPN三极管B0、B1、B2、B3、B4、B5、B6、B7,输入信号m2、m3、m6、m7分别从NPN三极管B1、B2、B3、B4的基极输入,NPN三极管B1、B2、B3、B4的集电极同时...

【专利技术属性】
技术研发人员:张翼刘中华沈宇杨彦辉张小元王晶
申请(专利权)人:江苏亨鑫科技有限公司南京邮电大学
类型:新型
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1