【技术实现步骤摘要】
一种通用电子对抗设备控制架构
本专利技术属于软件无线电
,具体涉及一种通用电子对抗设备控制架构。
技术介绍
近年来,通信、雷达与电子对抗领域飞速发展。通用低延时大带宽的数据控制及交换的需求逐步上升,尤其是对于数据处理延迟与带宽要求苛刻的电子对抗设备,其往往需要在短时间内采集与处理大量的高精度数据,这就要求实时地完成对超宽带数据的控制、交换与处理。随着处理芯片在运行速度及传输带宽等特性上的飞跃发展。基于FPGA与DSP相结合的控制架构是一种完全可以满足当前需求的解决方案。但目前的FPGA与DSP的互联结构单一,通用性较差。DSP很难直接控制FPGA的内部的各子模块完成数据实时的控制与交互,均需要FPGA内专用的模块完成桥接,造成的了数据控制与处理时间的延长,各模块内信息不能有效的交互,可扩展性差。不同设备需要各自的专用控制处理架构,导致设备增加了研发的时间成本与技术风险。
技术实现思路
本专利技术提出一种通用电子对抗设备控制架构,在原有控制架构基础上,采用处理芯片间高速互联总线与芯片内部高速总线桥接的方法,通过功能划分使得各个模块协同工作,提高了电子对抗控制系统的 ...
【技术保护点】
1.一种通用电子对抗设备控制架构,包括DSP控制板和若干FPGA处理板,其特征在于,所述DSP控制板包括DSP处理芯片、FPGA处理芯片以及RapidIO交换机;FPGA处理芯片内部设置若干功能子模块以及协处理CPU、EMIF总线收发模块、RapidIO总线收发模块;功能子模块以及协处理CPU、EMIF总线收发模块、RapidIO总线收发模块均与FPGA处理芯片的内部互联总线连接;DSP处理芯片与FPGA处理芯片之间采用RapidIO总线和EMIF总线完成信息交互;FPGA处理芯片内部互联总线由三个主控作为命令发起者,分别为RapidIO总线、EMIF总线、协处理CPU;所 ...
【技术特征摘要】
1.一种通用电子对抗设备控制架构,包括DSP控制板和若干FPGA处理板,其特征在于,所述DSP控制板包括DSP处理芯片、FPGA处理芯片以及RapidIO交换机;FPGA处理芯片内部设置若干功能子模块以及协处理CPU、EMIF总线收发模块、RapidIO总线收发模块;功能子模块以及协处理CPU、EMIF总线收发模块、RapidIO总线收发模块均与FPGA处理芯片的内部互联总线连接;DSP处理芯片与FPGA处理芯片之间采用RapidIO总线和EMIF总线完成信息交互;FPGA处理芯片内部互联总线由三个主控作为命令发起者,分别为RapidIO总线、EMIF总线、协处理CPU;所述FPGA处理板包括若干FPGA处理芯片和一个RapidIO交换机;各FPGA处理芯片内部设置若干功能子模块以及协处理CPU、RapidIO总线收发模块;各功能子模块、协处理CPU以及RapidIO总线收发模块均与FPGA处理芯片的内部互联总线连接;FPGA处理芯片之间采用互联总线桥接,各FPGA处理芯片均与FPGA处理板内部的RapidIO交换机连接;各FPGA处理板内部的RapidIO交换机通过光纤或者背板与DSP控制板中的RapidIO交换机连接。2.如权利要求1所述的通用电子对抗设备控制架构,其特征在于,在所述DSP控制板中,RapidIO总线用于FPGA处理芯片与DSP处理芯片之间带宽数据的交互;EMIF总线用于控制命令收发;协处理CPU完成FPGA处理芯片内部的控制与初始化。3.如权利要求1所述的通用电子对抗设备控制架构,其特征在于,在所述DSP控制板中,所述三个主控均通过RapidIO总线桥接后直接控制FPGA处理芯片内的各功能子模块。4.如权利要求1所述的通...
【专利技术属性】
技术研发人员:胡瑾贤,黎仁刚,李宏圆,朱业腾,张生凤,
申请(专利权)人:中国船舶重工集团公司第七二三研究所,
类型:发明
国别省市:江苏,32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。