基于国产飞腾处理器的新型外设接口扩展系统技术方案

技术编号:19967187 阅读:63 留言:0更新日期:2019-01-03 14:22
本实用新型专利技术公开了一种基于国产飞腾处理器的新型外设接口扩展系统,包括PCIE交换芯片、PCIE TO USB3.0电路模块和PCIE TO SATA电路模块。通过在PCIE交换芯片相应的引脚上配置上下拉电阻,确定芯片的上下行通道、各通道的带宽分配情况以及数据传输采用的模式,PCIE交换芯片通过上行数据通道与国产飞腾处理器连接,PCIE交换芯片通过相应的下行数据通道与PCIE TO USB3.0电路模块和PCIE TO SATA电路模块连接。所述PCIE TO USB3.0电路模块是将PCIE交换芯片传输的PCIE信号通过芯片uPD720201 K8‑701‑BAC‑A转换为4路USB3.0信号输出,PCIE TO SATA电路模块是将PCIE交换芯片传输的PCIE信号通过芯片88SE9215A1‑NAA2C000转换为4路SATA3.0信号输出。

New Extended Peripheral Interface System Based on Domestic Flying Processor

The utility model discloses a new peripheral interface expansion system based on domestic flying processor, which includes PCIE switching chip, PCIE TO USB3.0 circuit module and PCIE TO SATA circuit module. By configuring pull-down resistance on the corresponding pins of the PCIE switching chip, the upstream and downstream channels, the bandwidth allocation of each channel and the mode of data transmission are determined. The PCIE switching chip is connected with the domestic flying processor through the upstream data channel. The PCIE switching chip is connected with the PCIE TO USB3.0 circuit module and the PCIE TO SATA circuit module through the corresponding downstream data channel. Connect. The PCIE TO USB 3.0 circuit module converts the PCIE signal transmitted by the PCIE switching chip to 4-way USB 3.0 signal output through the chip uPD720201 K8 701 BAC A. The PCIE TO SATA circuit module converts the PCIE signal transmitted by the PCIE switching chip to 4-way SATA3.0 signal output through the chip 88SE9215A1 NAA2C000.

【技术实现步骤摘要】
基于国产飞腾处理器的新型外设接口扩展系统
本技术属于电路
,具体涉及一种基于国产飞腾处理器的新型外设接口扩展系统。
技术介绍
处理器是所有数字电子产品的核心,处理器的技术水平也代表着一个国家电子产业的发展状况。近年来随着国家大力扶持,国产处理器产业蓬勃发展,涌现出多款自主研发的处理器,取得了不小的社会反响,虽然在性能以及软件支持上与国际的处理器还存在很大的差距,但相信在不久的将来,我国的处理器也可以与之相抗衡。
技术实现思路
本技术针对现有国产飞腾处理器接口种类不足,仅有PCIE总线,无USB或SATA等通用接口,这些通用接口都需要通过PICE总线转接的现状,提供一套设计较为完整的基于国产飞腾处理器的新型外设接口扩展系统,该系统具有扩展能力强、工作稳定可靠、低功耗等优点。本技术的技术方案是:一种基于国产飞腾处理器的新型外设接口扩展系统,包括国产飞腾处理器、PCIE交换芯片、PCIETOUSB3.0电路模块、PCIETOSATA电路模块,PCIE交换芯片通过上行数据通道与国产飞腾处理器连接,PCIE交换芯片通过第一下行数据通道与PCIETOUSB3.0电路模块连接,PCIE交换芯片通过第二下行数据通道与PCIETOSATA电路模块连接。在上述技术方案中,所述PCIE交换芯片型号为PEX8619-BA50BC。在上述技术方案中,选择PCIE交换芯片的PORT0作为上行端口,PORT0分配通道是0-7,接口位宽是×8,芯片引脚是PEX_PETp[7:0]、PEX_PETn[7:0]、PEX_PERp[7:0]和PEX_PERn[7:0],PORT0上行端口与国产飞腾处理器连接。在上述技术方案中,选择PCIE交换芯片的PORT3作为与PCIETOUSB3.0电路模块通信的第一下行端口,PORT3分配通道是12,接口位宽是×1,由PCIE×1信号转USB信号,芯片引脚是PEX_PETp12、PEX_PETn12、PEX_PERp12和PEX_PERn12。在上述技术方案中,选择PCIE交换芯片的PORT11作为与PCIETOSATA电路模块通信的第二下行端口,PORT11分配通道是13,接口位宽是×1,由PCIE×1信号转SATA信号,芯片引脚是PEX_PETp13、PEX_PETn13、PEX_PERp13和PEX_PERn13。在上述技术方案中,所述PCIETOUSB3.0电路模块包括芯片μPD720201K8-701-BAC-A,芯片μPD720201K8-701-BAC-A的4、5、7和8引脚分别连接PCIE交换芯片的PEX_PETp12、PEX_PETn12、PEX_PERp12和PEX_PERn12引脚,用以接收PCIE交换芯片的收发PCIE×1差分信号,芯片μPD720201K8-701-BAC-A输出4路USB3.0信号。在上述技术方案中,所述PCIETOSATA电路模块包括芯片88SE9215A1-NAA2C000,芯片88SE9215A1-NAA2C000的51、52、54和55引脚分别连接PCIE交换芯片的PEX_PETp13、PEX_PETn13、PEX_PERp13和PEX_PERn13引脚,用以接收PCIE交换芯片的收发PCIE×1差分信号,芯片88SE9215A1-NAA2C000输出4路SATA3.0信号。本技术的优点和有益效果为:本技术针对现有国产飞腾处理器的不足之处,通过使用PCIE交换芯片PEX8619-BA50BC扩展外设接口,成功解决办公使用难题,该方案具有扩展能力强、工作稳定可靠、低功耗等优点。通过使用本技术,可以有效促进国产飞腾处理器的普及推广。附图说明图1是新型外设接口扩展系统的结构框图。图2是新型外设接口扩展系统的PCIE交换芯片配置电路模块图。图3是新型外设接口扩展系统的PCIE交换芯片上下行数据接口电路模块图。图4是新型外设接口扩展系统的PCIETOUSB3.0电路模块图。图5是新型外设接口扩展系统的PCIETOSATA电路模块图。具体实施方式下面结合具体实施例进一步说明本技术的技术方案。本技术所涉及的一种基于国产飞腾处理器的新型外设接口扩展系统,参见附图1,包括国产飞腾处理器、PCIE交换芯片、PCIETOUSB3.0电路模块和PCIETOSATA电路模块。通过在PCIE交换芯片相应的引脚上配置上下拉电阻,确定芯片的上下行通道、各通道的带宽分配情况以及数据传输采用的模式,PCIE交换芯片通过上行数据通道与国产飞腾处理器连接,PCIE交换芯片通过相应的下行数据通道与PCIETOUSB3.0电路模块和PCIETOSATA电路模块连接。所述PCIETOUSB3.0电路模块是将PCIE交换芯片传输的PCIE信号通过芯片uPD720201K8-701-BAC-A转换为4路USB3.0信号输出,PCIETOSATA电路模块是将PCIE交换芯片传输的PCIE信号通过芯片88SE9215A1-NAA2C000转换为4路SATA3.0信号输出。在本实施例中,所述PCIE交换芯片型号为PEX8619-BA50BC。参见附图2和3,所述PCIE交换芯片的接口配置方案为:芯片PEX8619-BA50BC的STRAP_PORTCFG[3:0]通过上下拉电阻配置成LHHL,将其16个端口配置成×8,×4,×1,×1,×1,×1;STRAP_UPSTRM_PORTSEL[3:0]通过上下拉电阻配置成LLLL;选择PCIE交换芯片的PORT0作为与国产飞腾处理器通讯的上行端口,PORT0分配通道是0-7,接口位宽是×8,芯片引脚是PEX_PETp[7:0]、PEX_PETn[7:0]、PEX_PERp[7:0]和PEX_PERn[7:0],分别与国产飞腾处理器引脚PCIE1_RXP[8:15]、PCIE1_RXN[8:15]、PCIE1_TXP[8:15]、PCIE1_TXN[8:15]相连接(即引脚PEX_PETp[7:0]连接引脚PCIE1_RXP[8:15],PEX_PETn[7:0]连接PCIE1_RXN[8:15],PEX_PERp[7:0]连接PCIE1_TXP[8:15],PEX_PERn[7:0]连接PCIE1_TXN[8:15])。选择PCIE交换芯片的PORT3作为与PCIETOUSB3.0电路模块通信的第一下行端口,PORT3分配通道是12,接口位宽是×1,由PCIE×1信号转USB信号,芯片引脚是PEX_PETp12、PEX_PETn12、PEX_PERp12和PEX_PERn12;选择PCIE交换芯片的PORT11作为与PCIETOSATA电路模块通信的第二下行端口,PORT11分配通道是13,接口位宽是×1,由PCIE×1信号转SATA信号,芯片引脚是PEX_PETp13、PEX_PETn13、PEX_PERp13和PEX_PERn13。参见附图4,所述PCIETOUSB3.0电路模块:包括芯片μPD720201K8-701-BAC-A,芯片μPD720201K8-701-BAC-A的4、5、7和8引脚分别连接PCIE交换芯片的PEX_PETp12、PEX_PETn12、PEX_PERp12和PEX_PERn本文档来自技高网...

【技术保护点】
1.一种基于国产飞腾处理器的新型外设接口扩展系统,其特征在于:包括国产飞腾处理器、PCIE交换芯片、PCIE TO USB3.0电路模块、PCIE TO SATA电路模块,PCIE交换芯片通过上行数据通道与国产飞腾处理器连接,PCIE交换芯片通过第一下行数据通道与PCIE TO USB3.0电路模块连接,PCIE交换芯片通过第二下行数据通道与PCIE TO SATA电路模块连接。

【技术特征摘要】
1.一种基于国产飞腾处理器的新型外设接口扩展系统,其特征在于:包括国产飞腾处理器、PCIE交换芯片、PCIETOUSB3.0电路模块、PCIETOSATA电路模块,PCIE交换芯片通过上行数据通道与国产飞腾处理器连接,PCIE交换芯片通过第一下行数据通道与PCIETOUSB3.0电路模块连接,PCIE交换芯片通过第二下行数据通道与PCIETOSATA电路模块连接。2.根据权利要求1所述的一种基于国产飞腾处理器的新型外设接口扩展系统,其特征在于:所述PCIE交换芯片型号为PEX8619-BA50BC。3.根据权利要求2所述的一种基于国产飞腾处理器的新型外设接口扩展系统,其特征在于:选择PCIE交换芯片的PORT0作为上行端口,芯片引脚是PEX_PETp[7:0]、PEX_PETn[7:0]、PEX_PERp[7:0]和PEX_PERn[7:0],PORT0上行端口与国产飞腾处理器连接。4.根据权利要求2所述的一种基于国产飞腾处理器的新型外设接口扩展系统,其特征在于:选择PCIE交换芯片的PORT3作为与PCIETOUSB3.0电路模块通信的第一下行端口,芯片引脚是PEX_PETp12、PEX_PETn12、PEX_PERp12和PEX_PERn12。5.根据权利要求2所述的一种基于国产飞腾处理器的新型外设接口扩展系统,其特征在于:选择PCIE交换芯片的PORT11作为与PCIETOSATA电路模块通信的第...

【专利技术属性】
技术研发人员:高瑛史莅全杨旭东
申请(专利权)人:天津通广集团振通电子有限公司
类型:新型
国别省市:天津,12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1