像素电路及其显示装置制造方法及图纸

技术编号:19697254 阅读:61 留言:0更新日期:2018-12-08 12:35
一种像素电路及其显示装置。像素电路包括第一及第二子像素。在第一子像素中,第一与第二开关的控制端共同接收第一栅极驱动信号。第一与第二电容分别串接在第一与第二开关的第一端与共用电压间。在第二子像素中,第三与第四开关的控制端共同接收第二栅极驱动信号。第三与第四开关的第一端分别耦接至第一与第二数据线,第三与第四开关的第二端分别耦接至第一与第二开关的第二端。第三与第四电容分别串接在第三与第四开关的第二端与共用电压间。

【技术实现步骤摘要】
像素电路及其显示装置
本专利技术涉及一种像素电路及其显示装置,且特别涉及一种可因应多种不同操作模式进行切换的像素电路及其显示装置。
技术介绍
随着电子技术的进步,消费性电子产品已成为人们生活中必备的工具。为提供良好的人机介面,在消费性电子产品上配置高品质的显示装置也成为一个趋势。在现有的像素电路中,为了使显示面板达到较佳的反应时间或反应速率,设计者通常会将两驱动闸共同使用同一条数据线,或者,将一驱动闸使用两条数据线的架构来实施,借此达到上述的效果。然而,在此两种架构下的像素电路中,皆存在低开口率(ApertureRatio)及充电速率不足等问题,进而影响显示装置的工作效能。
技术实现思路
本专利技术提供一种像素电路,可有效提升充电速率以及开口率,更降低数据线以及栅极控制线。本专利技术另提供一种显示装置,应用上述的像素电路,可有效提升显示品质。本专利技术的像素电路包括第一子像素以及第二子像素。第一子像素包括第一开关与第二开关、第一电容与第二电容。第一开关与第二开关的控制端共同耦接至第一栅极线以接收第一栅极驱动信号。第一电容与第二电容分别串接在第一开关与第二开关的第一端与共用电压。第二子像素本文档来自技高网...

【技术保护点】
1.一种像素电路,包括:一第一子像素,包括:一第一开关以及一第二开关,该第一开关与该第二开关的控制端共同耦接至一第一栅极线以接收一第一栅极驱动信号;以及一第一电容与一第二电容,分别串接在该第一开关与该第二开关的第一端与一共用电压;以及一第二子像素,包括:一第三开关以及一第四开关,该第三开关与该第四开关的控制端共同耦接至一第二栅极线以接收一第二栅极驱动信号,该第三开关与该第四开关的第一端分别耦接至一第一数据线以及一第二数据线,该第三开关与该第四开关的第二端分别耦接至该第一开关以及该第二开关的第二端;以及一第三电容与一第四电容,分别串接在该第三开关与该第四开关的第二端与该共用电压。

【技术特征摘要】
2018.06.01 TW 1071189731.一种像素电路,包括:一第一子像素,包括:一第一开关以及一第二开关,该第一开关与该第二开关的控制端共同耦接至一第一栅极线以接收一第一栅极驱动信号;以及一第一电容与一第二电容,分别串接在该第一开关与该第二开关的第一端与一共用电压;以及一第二子像素,包括:一第三开关以及一第四开关,该第三开关与该第四开关的控制端共同耦接至一第二栅极线以接收一第二栅极驱动信号,该第三开关与该第四开关的第一端分别耦接至一第一数据线以及一第二数据线,该第三开关与该第四开关的第二端分别耦接至该第一开关以及该第二开关的第二端;以及一第三电容与一第四电容,分别串接在该第三开关与该第四开关的第二端与该共用电压。2.如权利要求1所述的像素电路,其中在一第一充电时间周期中,该第一栅极驱动信号与该第二栅极驱动信号同时被使能,该第一开关、该第二开关、该第三开关以及该第四开关在该第一充电时间周期中同时被导通,使该第一电容以及该第二电容分别依据一第一数据信号以及一第二数据信号同时进行充电动作,并使该第三电容及该第四电容同时进行预充电动作。3.如权利要求2所述的像素电路,其中在一第二充电时间周期中,该第二栅极驱动信号被禁能以使该第三开关以及该第四开关被断开。4.如权利要求3所述的像素电路,其中在一第三充电时间周期中,该第一栅极驱动信号被禁能且该第二栅极驱动信号重新被使能,该第三开关以及该第四开关被导通。5.如权利要求4所述的像素电路,其中在一第四充电时间周期中,该第一栅极驱动信号维持被禁能且该第二栅极驱动信号维持被使能,该第三开关以及该第四开关被导通,并使该第三电容及该第四电容分别依据该第一数据信号以及该第二数据信号同时进行充电动作。6.如权利要求1所述的像素电路,其中该第一数据线以及该第二数据线分别传送一第一灰阶电压以及一第二灰阶电压。7.如权利要求1所述的像素电...

【专利技术属性】
技术研发人员:林吴维罗睿骐
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1