The embodiment of the present disclosure discloses a shift register unit and its driving method, a gate driving circuit and a display device. The shift register unit includes: an input circuit configured to output the input signal received by the signal input end to the pull-up node; an output circuit configured to output the gate driving signal at the signal output end under the control of the clock signal; and a first reset circuit configured to pull-up under the control of the first reset signal. The first pull-down control circuit is configured to control the level of the pull-up node and the signal output terminal under the control of the first control signal; and the first waveform control circuit, which has a second control signal terminal receiving the second control signal, is configured to control the first under the control of the second control signal. Voltage signal waveform of pull node.
【技术实现步骤摘要】
移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
本公开涉及显示领域,尤其涉及一种移位寄存器单元及其驱动方法、一种栅极驱动电路和一种显示装置。
技术介绍
在基于薄膜晶体管(ThinFilmTransistor,TFT)的液晶显示器(LiquidCrystalDevice,LCD)中,可以将驱动栅极的栅极驱动电路形成于显示面板上,构成阵列基板(GatedriveOnArray,GOA)面板。栅极驱动电路包括多个级联的移位寄存器单元。在传统的栅极驱动电路中,通常将下一级移位寄存器单元的输出信号作为本级移位寄存器单元的复位信号,将上一级移位寄存器单元的输出信号作为本级移位寄存器单元的输入信号。然而,在外部温度过低或温度过高的情况下,移位寄存器单元的输出信号会出现波形变形。
技术实现思路
本公开实施例提供一种移位寄存器单元及其驱动方法、一种栅极驱动电路和一种显示装置。根据本公开实施例的一方面,提供了一种移位寄存器单元,包括:输入电路,具有信号输入端,所述输入电路连接至所述移位寄存器单元的上拉节点,被配置成将所述信号输入端接收的输入信号输出至所述上拉节点;输出电路,具有信号输 ...
【技术保护点】
1.一种移位寄存器单元,包括:输入电路,具有信号输入端,所述输入电路连接至所述移位寄存器单元的上拉节点,被配置成将所述信号输入端接收的输入信号输出至所述上拉节点;输出电路,具有信号输出端和接收时钟信号的时钟信号输入端,所述输出电路连接至上拉节点,所述输出电路被配置成在时钟信号的控制下在所述信号输出端输出栅极驱动信号;第一复位电路,具有用于接收第一复位信号的第一复位信号端,所述第一复位电路连接至所述上拉节点和提供第一电平电压的第一电平端,被配置成在第一复位信号的控制下将所述上拉节点复位至第一电平;第一下拉控制电路,具有用于接收第一控制信号的第一控制信号端,所述第一下拉控制电路 ...
【技术特征摘要】
1.一种移位寄存器单元,包括:输入电路,具有信号输入端,所述输入电路连接至所述移位寄存器单元的上拉节点,被配置成将所述信号输入端接收的输入信号输出至所述上拉节点;输出电路,具有信号输出端和接收时钟信号的时钟信号输入端,所述输出电路连接至上拉节点,所述输出电路被配置成在时钟信号的控制下在所述信号输出端输出栅极驱动信号;第一复位电路,具有用于接收第一复位信号的第一复位信号端,所述第一复位电路连接至所述上拉节点和提供第一电平电压的第一电平端,被配置成在第一复位信号的控制下将所述上拉节点复位至第一电平;第一下拉控制电路,具有用于接收第一控制信号的第一控制信号端,所述第一下拉控制电路分别连接至所述上拉节点、第一下拉节点和所述信号输出端,所述第一下拉控制电路被配置成在第一控制信号的控制下控制所述上拉节点和信号输出端的电平;以及第一波形控制电路,具有接收第二控制信号的第二控制信号端,所述第一波形控制电路连接至所述第一下拉节点,所述第一波形控制电路被配置成在第二控制信号的控制下控制所述第一下拉节点的电压信号波形。2.根据权利要求1所述的移位寄存器单元,还包括第二波形控制电路,所述第二波形控制电路连接至所述输入信号端和所述第一下拉节点,所述第二波形控制电路被配置成在所述输入信号的控制下控制所述第一下拉节点的电压信号波形。3.根据权利要求1所述的移位寄存器单元,其中,所述第一波形控制电路包括第一晶体管,第一晶体管的栅极连接至所述第二控制信号端,第一极连接至所述第一电平端,第二极连接至所述第一下拉节点。4.根据权利要求2所述的移位寄存器单元,其中,所述第二波形控制电路包括第二晶体管,第二晶体管的栅极连接至所述输入信号端,第一极连接至所述第一电平端,第二极连接至所述第一下拉节点。5.根据权利要求1至4之一所述的移位寄存器单元,还包括第二下拉控制电路,第二下拉控制电路具有用于接收第三控制信号的第三控制信号端,所述第二下拉控制电路连接至所述上拉节点、第二下拉节点和所述信号输出端,所述第二下拉控制电路被配置成在第三控制信号的控制下控制所述上拉节点和信号输出端的电平。6.根据权利要求5所述的移位寄存器单元,其中,所述第一波形控制电路还连接至所述第二下拉节点,所述第一波形控制电路被配置成在第二控制信号的控制下控制所述第二下拉节点的电压信号波形。7.根据权利要求6所述的移位寄存器单元,其中,所述第一波形控制电路还包括第三晶体管,第三晶体管的栅极连接至所述第二控制信号端,第一极连接至所述第一电平端,第二极连接至所述第二下拉节点。8.根据权利要求5所述的移位寄存器单元,其中,...
【专利技术属性】
技术研发人员:谷晓芳,马小叶,杜瑞芳,张东徽,刘国冬,
申请(专利权)人:京东方科技集团股份有限公司,合肥鑫晟光电科技有限公司,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。