【技术实现步骤摘要】
具有主动EMI减少装置的FPGA/SOC板
本技术涉及FPGA/SOC板,特别地涉及具有主动EMI减少装置的FPGA/SOC板以及包括这种FPGA/SOC板的视频显示系统。
技术介绍
诸如电压或电流的任何电开关信号是许多数字电子装置的电磁干扰(EMI)的主要来源。由这些电子装置生成的EMI必须被抑制以避免与其他电子装置的干扰并且满足FCC和其他管理规定。减少EMI的传统方法包括使用“被动”元件,诸如金属屏蔽、扼流圈、铁氧体磁珠、电阻器和电容器等。新近的趋势已经利用“主动”方式,其中集中在窄带的峰值能量被分布在更宽的频带上。这一技术通常称为扩展频谱调制。扩展频谱的方法可以基于利用锁相环实施的频率调制、经由延迟线或诸如使用插入在信号路径中的开关延迟元件的其他方式实施的相位调制。目前,视频显示系统正在变得越来越广泛。这些系统在大量应用中使用,包括但不限于,电视墙、用于2D、3D、AR(增强现实)和VR(虚拟现实)娱乐的数字标牌。由于电开关信号,这些视频显示系统生成显著的电磁发射,为了符合规定以及为了鲁棒的系统操作,它们需要被有效地管理。
技术实现思路
本申请公开了用于实现这一E ...
【技术保护点】
1.一种FPGA/SOC板,包括网络接口模块(101)和FPGA/SOC组件(102),所述网络接口模块(101)连接至所述FPGA/SOC组件(102)以发送和接收时钟信号和数据信号,所述FPGA/SOC组件(102)处理所述时钟信号和数据信号,其特征在于,还包括设置在所述网络接口模块(101)与所述FPGA/SOC组件(102)之间的EMI减少装置(103),所述EMI减少装置(103)调制从所述网络接口模块(101)到所述FPGA/SOC组件(102)的所述时钟信号。
【技术特征摘要】
1.一种FPGA/SOC板,包括网络接口模块(101)和FPGA/SOC组件(102),所述网络接口模块(101)连接至所述FPGA/SOC组件(102)以发送和接收时钟信号和数据信号,所述FPGA/SOC组件(102)处理所述时钟信号和数据信号,其特征在于,还包括设置在所述网络接口模块(101)与所述FPGA/SOC组件(102)之间的EMI减少装置(103),所述EMI减少装置(103)调制从所述网络接口模块(101)到所述FPGA/SOC组件(102)的所述时钟信号。2.根据权利要求1所述的FPGA/SOC板,其特征在于,所述FPGA/SOC板包括第一锁相环(104),其带宽被修改以将来自所述EMI减少装置(103)的调制时钟信号改变为未调制的时钟信号并且将其提供给吉比特网控制器(105)。3.根据权利要求2所述的FPGA/SOC板,其特征在于,所述FPGA/SOC板包括第二锁相环(106),其接收来自所述EMI减少装置(103)的调制时钟信号并且将其提供给所述FPGA/SOC板的IP核元件(107)。4.根据权利要求1所述的FPGA/SOC板,其特征在于,所述FPGA/SOC板还包括电平移位器(108),所述...
【专利技术属性】
技术研发人员:纳伦达尔·韦努戈帕尔,辛昌隆,高宁,
申请(专利权)人:龙营半导体股份有限公司,
类型:新型
国别省市:中国香港,81
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。