当前位置: 首页 > 专利查询>党宗学专利>正文

基于PCIE总线扩展IO口的控制装置制造方法及图纸

技术编号:19031604 阅读:31 留言:0更新日期:2018-09-26 21:48
基于PCIE总线扩展IO口的控制装置,包括PCIE总线电路,总线转换控制电路,并口控制电路,数据存储电路;其中,PCIE总线电路的输出端接总线转换控制电路的输入端;数据存储电路的输出端接总线转换控制电路的输入端;总线转换控制电路的输出端接数据存储电路的输入端;总线转换控制电路的输出端接并口控制电路的输入端。基于PCIE总线扩展IO口的控制装置具有扩展IO数目多,电路简单,通信速率高的优点。

【技术实现步骤摘要】
基于PCIE总线扩展IO口的控制装置
本技术涉及接口控制电路或装置
,尤其涉及到基于PCIE总线扩展IO口的控制装置。
技术介绍
PCIExpress是一种通用的总线,旨在解决现今系统数据传输的瓶颈问题,并且为未来的周边产品性能提升作好充分的准备,PCIExpress采用串行互联方式,每个设备都可以单独的享用带宽,以点对点的形式进行数据传输,提高了传输速率,而且也为更高的频率提升创造了条件。并口是做为一种常用的接口,它具有传输的数据位数多;传输的速度快;能并行同时传送;控制过程简单,仅仅需要读写,复位信号控制下就能完成外设的访问等,并口已广泛使用的接口,已在微控制器,DSP,处理器,以及计算机中广泛使用。然而,在实际的使用中,并口作为常用的外设,常常会出现并口数目不足的。
技术实现思路
本技术所要解决的技术问题在于克服并口使用中出现的数目少,及与外设通信速率不足,提供了基于PCIE总线扩展IO口的控制装置。基于PCIE总线扩展IO口的控制装置具有扩展IO数目多,电路简单,通信速率高的优点。解决上述问题采用的技术方案是:本技术利用集成电路U1(CH367L),进行PCIE接口的数据收发,从连接器J3接收PCIE接口的数据,并将接收的数据发送到集成电路U2(82C55A),U3的数据端口,或接收集成电路U2(82C55A),U3数据信号,并将数据信号输出到连接器J3;利用集成电路U4(AT25F512),U5(AT24C02)进行PCIE接口配置数据的处理;利用集成电路U2(82C55A),U3进行并口数据的输入及输出处理,双向数据从连接器J1~J2,J4~J7输入输出。附图说明图1是本技术电气原理方框图。图2是图1中PCIE总线电路,总线转换控制电路,并口控制电路,数据存储电路的电子线路原理图。具体实施方式下面结合附图和实施例对本技术做进一步详细说明。实施例1在图1中,本技术一种并口读写SPI接口的控制装置是由PCIE总线电路,总线转换控制电路,并口控制电路,数据存储电路的连接构成,其中,PCIE总线电路的输出端接总线转换控制电路的输入端;数据存储电路的输出端接总线转换控制电路的输入端;总线转换控制电路的输出端接数据存储电路的输入端;总线转换控制电路的输出端接并口控制电路的输入端。在图2中,本技术PCIE总线电路是由连接器J3,电容C1,电容C2,电容C3连接构成,其中,连接器J3接PCIE总线信号,连接器J3的引脚1,2,34,35接12V,连接器J3的引脚8,10,27,28接3V,连接器J3的引脚4,7,25,33,13,16,1819,22接地,连接器J3的引脚17接连接器J3的引脚36,连接器J3的引脚30接连接器J3的引脚31,连接器J3的引脚26接电容C1的一端,电容C1的另一端接地,连接器J3的引脚21接电容C2的一端,电容C2的另一端接集成电路U1的引脚12,连接器J3的引脚20接电容C3的一端,电容C3的另一端接集成电路U1的引脚13,其中,集成电路U1型号为CH367。总线转换控制电路是由集成电路U1,电阻R18,R22连接构成,其中,集成电路U1型号为CH367,集成电路U1的引脚18,31,47,59接3V,集成电路U1的引脚5,29,42,8,14接1.8V,集成电路U1的引脚4,9,10,17,19,30,43,46,60接地,集成电路U1的引脚11接电阻R18的一端,电阻R18的另一端接地,集成电路U1的引脚2接电阻R22的一端,电阻R22的另一端接地,集成电路U1的引脚3接连接器J3的引脚26,集成电路U1的引脚6接连接器J3的引脚24,集成电路U1的引脚7接连接器J3的引脚23,集成电路U1的引脚16接连接器J3的引脚14,集成电路U1的引脚15接连接器J3的引脚15。并口控制电路是由集成电路U2,U3,电阻R1~R17,R19~R21,R23~R50,连接器J1,J2,J4,J5,J6,J7连接构成,其中,集成电路U2,U3的型号为82C55A,集成电路U2,U3的引脚26接5V,集成电路U2,U3的引脚7,35接地,连接器J1,J2,J4,J5,J6,J7的引脚9接地,集成电路U2的引脚34接集成电路U1的引脚41,集成电路U2的引脚33接集成电路U1的引脚40,集成电路U2的引脚32接集成电路U1的引脚39,集成电路U2的引脚31接集成电路U1的引脚38,集成电路U2的引脚30接集成电路U1的引脚37,集成电路U2的引脚29接集成电路U1的引脚36,集成电路U2的引脚28接集成电路U1的引脚35,集成电路U2的引脚27接集成电路U1的引脚34,集成电路U2的引脚5接集成电路U1的引脚45,集成电路U2的引脚36接集成电路U1的引脚44,集成电路U2的引脚9接集成电路U1的引脚53,集成电路U2的引脚8接集成电路U1的引脚52,集成电路U2的引脚6接集成电路U1的引脚51,集成电路U2的引脚4接电阻R1的一端,电阻R1的另一端接连接器J1的引脚1,集成电路U2的引脚4接电阻R2的一端,电阻R2的另一端接连接器J1的引脚2,集成电路U2的引脚4接电阻R3的一端,电阻R3的另一端接连接器J1的引脚3,集成电路U2的引脚4接电阻R4的一端,电阻R4的另一端接连接器J1的引脚4,集成电路U2的引脚4接电阻R5的一端,电阻R5的另一端接连接器J1的引脚5,集成电路U2的引脚4接电阻R6的一端,电阻R6的另一端接连接器J1的引脚6,集成电路U2的引脚4接电阻R7的一端,电阻R7的另一端接连接器J1的引脚7,集成电路U2的引脚4接电阻R8的一端,电阻R8的另一端接连接器J1的引脚8,集成电路U2的引脚18接电阻R9的一端,电阻R9的另一端接连接器J2的引脚1,集成电路U2的引脚19接电阻R10的一端,电阻R10另一端接连接器J2的引脚2,集成电路U2的引脚20接电阻R11的一端,电阻R11的另一端接连接器J2的引脚3,集成电路U2的引脚21接电阻R12的一端,电阻R12的另一端接连接器J2的引脚4,集成电路U2的引脚22接电阻R13的一端,电阻R13的另一端接连接器J2的引脚5,集成电路U2的引脚23接电阻R14的一端,电阻R14的另一端接连接器J2的引脚6,集成电路U2的引脚24接电阻R15的一端,电阻R15的另一端接连接器J2的引脚7,集成电路U2的引脚25接电阻R16的一端,电阻R16的另一端接连接器J2的引脚8,集成电路U2的引脚14接电阻R17的一端,电阻R17的另一端接连接器J4的引脚1,集成电路U2的引脚15接电阻R19的一端,电阻R19另一端接连接器J4的引脚2,集成电路U2的引脚16接电阻R20的一端,电阻R20的另一端接连接器J4的引脚3,集成电路U2的引脚17接电阻R21的一端,电阻R21的另一端接连接器J4的引脚4,集成电路U2的引脚13接电阻R23的一端,电阻R23的另一端接连接器J4的引脚5,集成电路U2的引脚12接电阻R24的一端,电阻R24的另一端接连接器J4的引脚6,集成电路U2的引脚11接电阻R25的一端,电阻R25的另一端接连接器J4的引脚7,集成电路U2的引脚10接电阻R26的一端,电阻R26的本文档来自技高网...

【技术保护点】
1.基于PCIE总线扩展IO口的控制装置,其特征在于它具有:PCIE总线电路,总线转换控制电路,并口控制电路,数据存储电路,其中,PCIE总线电路的输出端接总线转换控制电路的输入端;数据存储电路的输出端接总线转换控制电路的输入端;总线转换控制电路的输出端接数据存储电路的输入端;总线转换控制电路的输出端接并口控制电路的输入端。

【技术特征摘要】
1.基于PCIE总线扩展IO口的控制装置,其特征在于它具有:PCIE总线电路,总线转换控制电路,并口控制电路,数据存储电路,其中,PCIE总线电路的输出端接总线转换控制电路的输入端;数据存储电路的输出端接总线转换控制电路的输入端;总线转换控制电路的输出端接数据存储电路的输入端;总线转换控制电路的输出端接并口控制电路的输入端。2.根据权利要求1所述的基于PCIE总线扩展IO口的控制装置,其特征在于总线转换控制电路,是由集成电路U1,电阻R18,R22连接构成,其中,集成电路U1型号为CH367,集成电路U1的引脚18,31,47,59接3V,集成电路U1的引脚5,29,42,8,14接1.8V,集成电路U1的引脚4,9,10,17,19,30,43,46,60接地,集成电路U1的引脚11接电阻R18的一端,电阻R18的另一端接地,集成电路U1的引脚2接电阻R22的一端,电阻R22的另一端接地,集成电路U1的引脚3接连接器J3的引脚26,集成电路U1的引脚6接连接器J3的引脚24,集成电路U1的引脚7接连接器J3的引脚23,集成电路U1的引脚16接连接器J3的引脚14,集成电路U1的引脚15接连接器J3的引脚15。3.根据权利要求1所述的基于PCIE总线扩展IO口的控制装置,其特征在于所述的并口控制电路,是由集成电路U2,U3,电阻R1~R17,R19~R21,R23~R50,连接器J1,J2,J4,J5,J6,J7连接构成,其中,集成电路U2,U3的型号为82C55A,集成电路U2,U3的引脚26接5V,集成电路U2,U3的引脚7,35接地,连接器J1,J2,J4,J5,J6,J7的引脚9接地,集成电路U2的引脚34接集成电路U1的引脚41,集成电路U2的引脚33接集成电路U1的引脚40,集成电路U2的引脚32接集成电路U1的引脚39,集成电路U2的引脚31接集成电路U1的引脚38,集成电路U2的引脚30接集成电路U1的引脚37,集成电路U2的引脚29接集成电路U1的引脚36,集成电路U2的引脚28接集成电路U1的引脚35,集成电路U2的引脚27接集成电路U1的引脚34,集成电路U2的引脚5接集成电路U1的引脚45,集成电路U2的引脚36接集成电路U1的引脚44,集成电路U2的引脚9接集成电路U1的引脚53,集成电路U2的引脚8接集成电路U1的引脚52,集成电路U2的引脚6接集成电路U1的引脚51,集成电路U2的引脚4接电阻R1的一端,电阻R1的另一端接连接器J1的引脚1,集成电路U2的引脚4接电阻R2的一端,电阻R2的另一端接连接器J1的引脚2,集成电路U2的引脚4接电阻R3的一端,电阻R3的另一端接连接器J1的引脚3,集成电路U2的引脚4接电阻R4的一端,电阻R4的另一端接连接器J1的引脚4,集成电路U2的引脚4接电阻R5的一端,电阻R5的另一端接连接器J1的引脚5,集成电路U2的引脚4接电阻R6的一端,电阻R6的另一端接连接器J1的引脚6,集成电路U2的引脚4接电阻R7的一端,电阻R7的另一端接连接器J1的引脚7,集成电路U2的引脚4接电阻R8的一端,电阻R8的另一端接连接器J1的引脚8,集成电路U2的引脚18接电阻R9的一端,电阻R9的另一端接连接器J2的引脚1,集成电路U2的引脚19接电阻R10的一端,电阻R10另一端接连接器J2的引脚2,集成电路U2的引脚20接电阻R11的一端,电阻R11的另一端接连接器J2的引脚3,集成电路U2的引脚21接电阻R12的一端,电阻R12的另一端接连接器J2的引脚4,集成电路U2的引脚22接电阻R13的一端,电阻R13的另一端接连接器J2的引脚5,集成电路U2的引脚23接电阻R14的一端,电阻R14的另一端接连接器J2的引脚6,集成电路U2的引脚24接电阻R15的一端,电阻R15的另一端接连接器J2的引脚7,集成电路U2的引脚25接电阻R16的一端,电...

【专利技术属性】
技术研发人员:党宗学
申请(专利权)人:党宗学
类型:新型
国别省市:河南,41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1