【技术实现步骤摘要】
一种超低相噪点频源的链路结构
本技术属于射频微波
,涉及一种超低相噪点频源的链路结构,该点频源可以为AD/DA提供时钟,变频模块提供点频本振。
技术介绍
射频微波领域,点频源常常被用来为AD/DA提供时钟,也可以为变频模块提供本振。频率源是影响系统的性能关键器件之一。其中,相位噪声和杂散指标是频率源最重要两个指标,因此低相位噪声和低杂散往往会引起设计者重点关注。一般低相位噪声指标,往往采用直接频率合成的方法;低杂散指标,同时需要采用滤波器进行滤波。由于点频源频率并不是参考频率的整数倍,因此采用直接模拟倍频,或者取样锁相(SPLL)的方法并不能直接实现。
技术实现思路
本实用专利,旨在设计一个低相位噪声,低杂散的点频源,以满足当前用户对超低相位噪声的需求。为实现上述目的,本技术提供如下技术方案:一种超低相噪点频源的链路结构,包括OCXO,产生超低相噪参考信号;功分器,将OCXO产生的超低相噪参考信号分为两路参考信号;低通滤波器Ⅰ,为谐波混频器提供一定功率的取样本振信号;射频放大器Ⅰ,将功分器分出的其中一路参考信号放大后提供给低通滤波器Ⅰ;小数分频器,功分器分出的另一路参考信号经过小数分频器配置后输出产生锁相环路的参考信号;低通滤波器Ⅱ,锁相环路的参考信号经过低通滤波器Ⅱ滤波后提供给数字鉴相器作为参考;数字鉴相器,用于信号相位比较,产生驱动信号,且数字鉴相器(FPD)的参考信号通过小数分频器产生,射频馈入信号通过下变频产生,这两种频率都是低频,而且环路的倍频比例低,因而大大降低数字鉴相器(FPD)的相位噪声。从而确保CRO信号的近端相位噪声好。低通环路滤波器,对 ...
【技术保护点】
1.一种超低相噪点频源的链路结构,其特征在于,包括OCXO(1),产生超低相噪参考信号;功分器(2),将OCXO(1)产生的超低相噪参考信号分为两路参考信号;低通滤波器Ⅰ(4),为谐波混频器(13)提供一定功率的取样本振信号;射频放大器Ⅰ(3),将功分器(2)分出的其中一路参考信号放大后提供给低通滤波器Ⅰ(4);小数分频器(5),功分器(2)分出的另一路参考信号经过小数分频器(5)配置后输出产生锁相环路的参考信号;低通滤波器Ⅱ(6),锁相环路的参考信号经过低通滤波器Ⅱ(6)滤波后提供给数字鉴相器(7)作为参考;数字鉴相器(7),用于信号相位比较,产生驱动信号;低通环路滤波器(8),对数字鉴相器(7)产生的信号进行滤波;CRO(9),产生射频信号;射频放大器Ⅱ(10),CRO(9)产生的射频信号经射频放大器Ⅱ(10)放大后进入定向耦合器(11);定向耦合器(11),射频信号经过定向耦合器(11)的直通端输出的同时,通过定向耦合器(11)的耦合端输出进入射频放大器Ⅲ(12);射频放大器Ⅲ(12),将定向耦合器(11)的耦合端输出的射频信号放大后进入谐波混频器(13)的射频端口;谐波混频器( ...
【技术特征摘要】
1.一种超低相噪点频源的链路结构,其特征在于,包括OCXO(1),产生超低相噪参考信号;功分器(2),将OCXO(1)产生的超低相噪参考信号分为两路参考信号;低通滤波器Ⅰ(4),为谐波混频器(13)提供一定功率的取样本振信号;射频放大器Ⅰ(3),将功分器(2)分出的其中一路参考信号放大后提供给低通滤波器Ⅰ(4);小数分频器(5),功分器(2)分出的另一路参考信号经过小数分频器(5)配置后输出产生锁相环路的参考信号;低通滤波器Ⅱ(6),锁相环路的参考信号经过低通滤波器Ⅱ(6)滤波后提供给数字鉴相器(7)作为参考;数字鉴相器(7),用于信号相位比较,产生驱动信号;低通环路滤波器(8),对数字鉴相器(7)产生的信号进行滤波;CRO(9),产生射频信号;射频放大器Ⅱ(10),CRO(9)产生的射频信号经射频放大器Ⅱ(10)放大后进入定向耦合器(11);定向耦合器(11),射频信号经过定向耦合器(11)的直通端输出的同时,通过定向耦合器(11)的耦合端输出进入射频放大器Ⅲ(12);射频放大器Ⅲ(12),将定向耦合器(11)的耦合端输出的射频信号放大...
【专利技术属性】
技术研发人员:朱红辉,王耀召,
申请(专利权)人:江苏华讯电子技术有限公司,
类型:新型
国别省市:江苏,32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。