一种超低相噪点频源的链路结构制造技术

技术编号:18578367 阅读:50 留言:0更新日期:2018-08-01 13:30
本实用新型专利技术公开了一种超低相噪点频源的链路结构,在锁相环路中,鉴相器(FPD)的参考信号通过小数分频器(Fractional Divider)产生,CRO射频信号反馈入鉴相器的回路中插入一个作用类似于“谐波混频器”(Harmonic Mixer)的锁相结构。有效结合直接频率合成与数字频率合成方式的优点,提出一种混合频率合成方式。解决了用户对所需频率不是参考频率的整数倍的超低相位噪声的频率源的需求。

【技术实现步骤摘要】
一种超低相噪点频源的链路结构
本技术属于射频微波
,涉及一种超低相噪点频源的链路结构,该点频源可以为AD/DA提供时钟,变频模块提供点频本振。
技术介绍
射频微波领域,点频源常常被用来为AD/DA提供时钟,也可以为变频模块提供本振。频率源是影响系统的性能关键器件之一。其中,相位噪声和杂散指标是频率源最重要两个指标,因此低相位噪声和低杂散往往会引起设计者重点关注。一般低相位噪声指标,往往采用直接频率合成的方法;低杂散指标,同时需要采用滤波器进行滤波。由于点频源频率并不是参考频率的整数倍,因此采用直接模拟倍频,或者取样锁相(SPLL)的方法并不能直接实现。
技术实现思路
本实用专利,旨在设计一个低相位噪声,低杂散的点频源,以满足当前用户对超低相位噪声的需求。为实现上述目的,本技术提供如下技术方案:一种超低相噪点频源的链路结构,包括OCXO,产生超低相噪参考信号;功分器,将OCXO产生的超低相噪参考信号分为两路参考信号;低通滤波器Ⅰ,为谐波混频器提供一定功率的取样本振信号;射频放大器Ⅰ,将功分器分出的其中一路参考信号放大后提供给低通滤波器Ⅰ;小数分频器,功分器分出的另一路参考信号经过小数分频器配置后输出产生锁相环路的参考信号;低通滤波器Ⅱ,锁相环路的参考信号经过低通滤波器Ⅱ滤波后提供给数字鉴相器作为参考;数字鉴相器,用于信号相位比较,产生驱动信号,且数字鉴相器(FPD)的参考信号通过小数分频器产生,射频馈入信号通过下变频产生,这两种频率都是低频,而且环路的倍频比例低,因而大大降低数字鉴相器(FPD)的相位噪声。从而确保CRO信号的近端相位噪声好。低通环路滤波器,对数字鉴相器产生的信号进行滤波;CRO,产生射频信号;射频放大器Ⅱ,CRO产生的射频信号经射频放大器Ⅱ放大后进入定向耦合器;定向耦合器,射频信号经过定向耦合器的直通端输出的同时,通过定向耦合器的耦合端输出进入射频放大器Ⅲ;射频放大器Ⅲ,将定向耦合器的耦合端输出的射频信号放大后进入谐波混频器的射频端口;谐波混频器,产生低频信号;低通滤波器Ⅲ,谐波混频器产生的低频信号经低通滤波器Ⅲ滤波后进入射频放大器Ⅳ;射频放大器Ⅳ,经过射频放大器Ⅳ放大后的低频信号进入数字鉴相器,此时,低频信号与由低通滤波器Ⅱ提供给数字鉴相器的参考信号进行相位对比,从而产生驱动信号,通过低通环路滤波器滤波后调谐CRO,构成一个完整的负反馈锁相环路,从而锁定所需信号。同时,射频放大器Ⅲ的反向隔离以及定向耦合器的隔离度都会保证低杂散指标。进一步的,所述OCXO与功分器向连接,所述功分器上分别与射频放大器Ⅰ和小数分频器相连接,所述射频放大器Ⅰ与低通滤波器Ⅰ相连接,所述低通滤波器Ⅰ与谐波混频器相连接,所述小数分频器上依次连接有低通滤波器Ⅱ、数字鉴相器、低通环路滤波器、CRO、射频放大器Ⅱ和定向耦合器,所述定向耦合器上依次连接有射频放大器Ⅲ、谐波混频器、低通滤波器Ⅲ和射频放大器Ⅳ,所述射频放大器Ⅳ与数字鉴相器相连接。与现有技术相比,有效结合直接频率合成与数字频率合成方式的优点,提出一种混合频率合成方式。解决了用户对所需频率不是参考频率的整数倍的超低相位噪声的频率源的需求。附图说明附图用来提供对本技术的进一步理解,并且构成说明书的一部分,与本技术的实施例一起用于解释本技术,并不构成对本技术的限制。在附图中:图1是本技术的结构示意图;图中标号:1、OCXO,2、功分器,3、射频放大器Ⅰ,4、低通滤波器Ⅰ,5、小数分频,6、低通滤波器Ⅱ,7、数字鉴相器,8、低通环路滤波器,9、CRO,10、射频放大器Ⅱ,11、定向耦合器,12、射频放大器Ⅲ,13、谐波混频器,14、低通滤波器Ⅲ,15、射频放大器Ⅳ。具体实施方式以下结合附图对本技术的优选实施例进行说明,应当理解,此处所描述的优选实施例仅用于说明和解释本技术,并不用于限定本技术。实施例:如图1所示,一种超低相噪点频源的链路结构,OCXO1与功分器2向连接,功分器2上分别与射频放大器Ⅰ3和小数分频器5相连接,射频放大器Ⅰ3与低通滤波器Ⅰ4相连接,低通滤波器Ⅰ4与谐波混频器13相连接,小数分频器5上依次连接有低通滤波器Ⅱ6、数字鉴相器7、低通环路滤波器8、CRO9、射频放大器Ⅱ10和定向耦合器11,所述定向耦合器11上依次连接有射频放大器Ⅲ12、谐波混频器13、低通滤波器Ⅲ14和射频放大器Ⅳ15,射频放大器Ⅳ15与数字鉴相器7相连接。OCXO1产生参考信号,通过功分器2功分两路,1路提供给射频放大器Ⅰ3,放大后,通过低通滤波器Ⅰ4为谐波混频器13提供一定功率的取样本振信号;另外1路参考信号通过小数分频器5产生主锁相环路的参考信号,通过低通滤波器Ⅱ6滤波以后,提供给数字鉴相器7作为参考。CRO9产生的射频信号,通过射频放大器Ⅱ10放大后,通过定向耦合器11的直通端输出,并通过定向耦合器11耦合端口输出,进过射频放大器Ⅲ12放大后,进入谐波混频器13的射频端口,经过谐波混频器13产生的低频信号,经过低通滤波器Ⅲ14的低通滤波,经过射频放大器Ⅳ15放大以后,进入数字鉴相器7,此信号和低通滤波器Ⅱ6输出的信号进行相位比较,产生驱动信号,通过低通环路滤波器8滤波后,调谐CRO9,构成一个完整的负反馈锁相环路,从而锁定所需信号。最终合成信号的近端相位噪声取决于OCXO1参考信号的倍频谐波,远端相位噪声取决于CRO9,因而最终输出信号都具有比较好的相位噪声。同时,射频放大器Ⅲ12的反向隔离以及定向耦合器11的隔离度都会保证低杂散指标。本文档来自技高网...
一种超低相噪点频源的链路结构

【技术保护点】
1.一种超低相噪点频源的链路结构,其特征在于,包括OCXO(1),产生超低相噪参考信号;功分器(2),将OCXO(1)产生的超低相噪参考信号分为两路参考信号;低通滤波器Ⅰ(4),为谐波混频器(13)提供一定功率的取样本振信号;射频放大器Ⅰ(3),将功分器(2)分出的其中一路参考信号放大后提供给低通滤波器Ⅰ(4);小数分频器(5),功分器(2)分出的另一路参考信号经过小数分频器(5)配置后输出产生锁相环路的参考信号;低通滤波器Ⅱ(6),锁相环路的参考信号经过低通滤波器Ⅱ(6)滤波后提供给数字鉴相器(7)作为参考;数字鉴相器(7),用于信号相位比较,产生驱动信号;低通环路滤波器(8),对数字鉴相器(7)产生的信号进行滤波;CRO(9),产生射频信号;射频放大器Ⅱ(10),CRO(9)产生的射频信号经射频放大器Ⅱ(10)放大后进入定向耦合器(11);定向耦合器(11),射频信号经过定向耦合器(11)的直通端输出的同时,通过定向耦合器(11)的耦合端输出进入射频放大器Ⅲ(12);射频放大器Ⅲ(12),将定向耦合器(11)的耦合端输出的射频信号放大后进入谐波混频器(13)的射频端口;谐波混频器(13),产生低频信号;低通滤波器Ⅲ(14),谐波混频器(13)产生的低频信号经低通滤波器Ⅲ(14)滤波后进入射频放大器Ⅳ(15);射频放大器Ⅳ(15),经过射频放大器Ⅳ(15)放大后的低频信号进入数字鉴相器(7),此时,低频信号与由低通滤波器Ⅱ(6)提供给数字鉴相器(7)的参考信号进行相位对比,从而产生驱动信号。...

【技术特征摘要】
1.一种超低相噪点频源的链路结构,其特征在于,包括OCXO(1),产生超低相噪参考信号;功分器(2),将OCXO(1)产生的超低相噪参考信号分为两路参考信号;低通滤波器Ⅰ(4),为谐波混频器(13)提供一定功率的取样本振信号;射频放大器Ⅰ(3),将功分器(2)分出的其中一路参考信号放大后提供给低通滤波器Ⅰ(4);小数分频器(5),功分器(2)分出的另一路参考信号经过小数分频器(5)配置后输出产生锁相环路的参考信号;低通滤波器Ⅱ(6),锁相环路的参考信号经过低通滤波器Ⅱ(6)滤波后提供给数字鉴相器(7)作为参考;数字鉴相器(7),用于信号相位比较,产生驱动信号;低通环路滤波器(8),对数字鉴相器(7)产生的信号进行滤波;CRO(9),产生射频信号;射频放大器Ⅱ(10),CRO(9)产生的射频信号经射频放大器Ⅱ(10)放大后进入定向耦合器(11);定向耦合器(11),射频信号经过定向耦合器(11)的直通端输出的同时,通过定向耦合器(11)的耦合端输出进入射频放大器Ⅲ(12);射频放大器Ⅲ(12),将定向耦合器(11)的耦合端输出的射频信号放大...

【专利技术属性】
技术研发人员:朱红辉王耀召
申请(专利权)人:江苏华讯电子技术有限公司
类型:新型
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1