一种LCD扫描驱动电路制造技术

技术编号:18555516 阅读:165 留言:0更新日期:2018-07-28 12:05
本发明专利技术涉及一种LCD扫描驱动电路,解决的是存储电容C2大的技术问题,通过采用包括级联的N/2个双薄膜晶体三极管串联电路,双薄膜晶体三极管串联电路包括第一三极管M1与第二三极管M2,第一三极管M1的源极与第二三极管M1的漏极连接;所述第二三极管M2的源极连接有串联的电容C1与电容C2;第一三极管M1栅极通过扫描线Gate line输入第一驱动信号Gate1,第二三极管M2的栅极通过扫描线Gate line输入第二驱动信号Gate2,在像素保持区Tb内,第一驱动信号Gate1与第二驱动信号Gate2交替全打开第一三极管M1与第二三极管M2的技术方案,较好的解决了该问题,可用于LCD驱动应用中。

【技术实现步骤摘要】
一种LCD扫描驱动电路
本专利技术涉及显示屏驱动电路领域,具体涉及一种LCD扫描驱动电路。
技术介绍
现有的LCD扫描驱动电路存在刷新频率过低会带来像素电压的保持率的问题,进而需要很大的存储电容C2设计,限制了像素大小,存在难以实现高液晶显示屏像素密度的产品的技术问题。因此,提供一种能够实现高液晶显示屏像素密度的低功耗产品彩色LCD产品的LCD扫描驱动电路就很有必要。
技术实现思路
本专利技术所要解决的技术问题是现有技术中存在的存储电容C2大的技术问题。提供一种新的LCD扫描驱动电路,该LCD扫描驱动电路具有存储电容C2小、解决了超低刷新频率的像素电压保持问题,实现高液晶显示屏像素密度的低功耗产品彩色LCD产品的特点。为解决上述技术问题,采用的技术方案如下:一种LCD扫描驱动电路,所述LCD扫描驱动电路包括级联的N/2个双薄膜晶体三极管串联电路,所述双薄膜晶体三极管串联电路包括第一三极管M1与第二三极管M2,第一三极管M1的源极与第二三极管M1的漏极连接;所述第二三极管M2的源极连接有串联的电容C1与电容C2;所述第一三极管M1栅极通过扫描线Gateline输入第一驱动信号Gate1,第二三极管M2的栅极通过扫描线Gateline输入第二驱动信号Gate2;所述第一驱动信号、第二驱动信号均为脉冲信号,且在一个信号周期内均依次分为像素更新区Ta与像素保持区Tb;在像素保持区Tb内,第一驱动信号Gate1与第二驱动信号Gate2的脉冲宽度为△t2;第一驱动信号Gate1与第二驱动信号Gate2之间的时延为△t2,所述第i个双薄膜晶体三极管串联电路的第一驱动信号Gatei与第i-1个双薄膜晶体三极管串联电路的第二驱动信号Gatei1时延为△t2;其中,N为正整数,i≤N/2,i1=2×i。本专利技术的工作原理:本专利技术中,在一帧的时间内,像素充电只发生在Ta段相邻两行Gate同时打开的区域,在Tb段,为了改善薄膜晶体三极管长时间处于同一状态带来的的应力漂移问题,设置第一三极管M1与第二三极管M2交替打开的VGM波形。在Tb段,由于薄膜晶体三极管不会完全关闭,在第一三极管M1与第二三极管M2交替打开的过程中,存在着较小的漏电流。此时,数据线上的电压会有极少量电荷充入像素内。但是,由于数据线上的电压与像素之间的压差小,漏电流会小很多,所以像素中存储电容C2采用很小的值,从而可以减小像素的尺寸,实现高液晶显示屏像素密度产品的设计。Ta段在整个周期中只占很少的比例,gate在2根相邻交叠部分打开,打开时间为T1/2;Tb段各脉冲交错打开,无交叠部分,两gateTb段信号错开±T2,驱动源信号Source采用间隔帧的驱动源信号极性相反的反转方式。上述方案中,为优化,进一步地:在像素更新区Ta内,第一驱动信号Gate1与第二驱动信号Gate2存在时延△t1;第一驱动信号Gate1高电平与第二驱动信号Gate2高电平为T1,所述第i个双薄膜晶体三极管串联电路的第一驱动信号Gatei与第i-1个双薄膜晶体三极管串联电路的第二驱动信号Gatei1存在时延△t1,△t1=T1/2。进一步地,第一个双薄膜晶体三极管串联电路中的第一三极管M1的漏极通过数据线Sourceline输入驱动源信号Source;所述驱动源信号Source采用列反转驱动,间隔帧的驱动源信号极性相反。进一步地,所述驱动源信号Source为脉冲信号,且在一个信号周期内均依次分为像素更新区Ta与像素保持区Tb;在像素更新区Ta内驱动源信号Source的电压值是充电电压SoureL1,像素保持区Tb内驱动源信号Source的电压值是保持电压SoureL2,SoureL2<SoureL1。进一步地,像素保持区Tb内驱动源信号Source的电压值是保持电压SoureL2不为0V。进一步地,所述双薄膜晶体三极管串联电路的刷新频率为1Hz。由于VGM的存在以及第二三极管M2的栅极与漏极的极间电容Cgd的影响,像素电压会有较小抬升,为减小抬升,将Tb段SoureL2设置为略小于Ta段的SoureL1;同时数据线在Tb段的设置值对其他像素电压,不需要充电的位置也会带来0.1V以下的改变,这种变化不会影响到透过率,因此,不会影响显示效果。本专利技术的有益效果:效果一,本专利技术通过双薄膜晶体三极管串联设计;设置第一三极管M1与第二三极管M2交替打开的VGM波形,解决了超低刷新频率的像素电压保持问题,使用较小的像素尺寸,实现了高液晶显示屏像素密度的低功耗产品彩色LCD产品;效果二,将Tb段SoureL2设置为略小于Ta段的SoureL1,减小了像素电压的抬升程度,提高了驱动性能。附图说明下面结合附图和实施例对本专利技术进一步说明。图1,双薄膜晶体三极管串联电路示意图。图2,第一驱动信号Gate1与第二驱动信号Gate2示意图。图3,驱动源信号Source示意图。具体实施方式为了使本专利技术的目的、技术方案及优点更加清楚明白,以下结合实施例,对本专利技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本专利技术,并不用于限定本专利技术。实施例1本实施例提供一种LCD扫描驱动电路,所述LCD扫描驱动电路包括级联的1个双薄膜晶体三极管串联电路,如图1,所述双薄膜晶体三极管串联电路包括第一三极管M1与第二三极管M2,第一三极管M1的源极与第二三极管M1的漏极连接;所述第二三极管M2的源极连接有串联的电容C1与电容C2;所述第一三极管M1栅极通过扫描线Gateline输入第一驱动信号Gate1,第二三极管M2的栅极通过扫描线Gateline输入第二驱动信号Gate2;所述第一驱动信号、第二驱动信号均为脉冲信号,且在一个信号周期内均依次分为像素更新区Ta与像素保持区Tb;在像素保持区Tb内,第一驱动信号Gate1与第二驱动信号Gate2交替全打开第一三极管M1与第二三极管M2;第一驱动信号Gate1与第二驱动信号Gate2的脉冲宽度为△t2;第一驱动信号Gate1与第二驱动信号Gate2之间的时延为△t2。本实施例中,双薄膜晶体三极管串联电路的刷新频率为超低频,采用1Hz,但不局限于此。在使用2个或多个双薄膜晶体三极管串联电路级联进行驱动时,所述第i个双薄膜晶体三极管串联电路的第一驱动信号与第i-1个双薄膜晶体三极管串联电路的第二驱动信号时延为△t2。本实施例中,在同一帧内,像素充电只发生在Ta段相邻两行Gate同时打开的区域,在Tb段,为了改善薄膜晶体三极管长时间处于同一状态带来的应力漂移问题,设置第一三极管M1与第二三极管M2交替打开的VGM波形。在Tb段,由于薄膜晶体三极管不会完全关闭,在第一三极管M1与第二三极管M2交替打开的过程中,存在着较小的漏电流。此时,数据线上的电压会有极少量电荷充入像素内。但是,由于数据线上的电压与像素之间的压差小,漏电流会小很多,所以像素中存储电容C2采用很小的值,从而可以减小像素的尺寸,实现高液晶显示屏像素密度产品的设计。其中,如图2,在像素更新区Ta内,第一驱动信号Gate1与第二驱动信号Gate2的脉冲宽度均为T1=△t2,二者之间存在时延△t1;所述第2个双薄膜晶体三极管串联电路的第一驱动信号Gate3与第1个双薄膜晶体三极管串联电路的第二驱动信号Gate2存在时延本文档来自技高网...

【技术保护点】
1.一种LCD扫描驱动电路,其特征在于:所述LCD扫描驱动电路包括级联的N/2个双薄膜晶体三极管串联电路,所述双薄膜晶体三极管串联电路包括第一三极管M1与第二三极管M2,第一三极管M1的源极与第二三极管M1的漏极连接;所述第二三极管M2的源极连接有串联的电容C1与电容C2;所述第一三极管M1栅极通过扫描线Gate line输入第一驱动信号Gate1,第二三极管M2的栅极通过扫描线Gate line输入第二驱动信号Gate2;所述第一驱动信号、第二驱动信号均为脉冲信号,且在一个信号周期内均依次分为像素更新区Ta与像素保持区Tb;在像素保持区Tb内,第一驱动信号Gate1与第二驱动信号Gate2的脉冲宽度为△t2;第一驱动信号Gate1与第二驱动信号Gate2之间的时延为△t2,所述第i个双薄膜晶体三极管串联电路的第一驱动信号Gate i与第i‑1个双薄膜晶体三极管串联电路的第二驱动信号Gate i1时延为△t2;其中,N为正整数,i≤N/2,i1=2×i。

【技术特征摘要】
1.一种LCD扫描驱动电路,其特征在于:所述LCD扫描驱动电路包括级联的N/2个双薄膜晶体三极管串联电路,所述双薄膜晶体三极管串联电路包括第一三极管M1与第二三极管M2,第一三极管M1的源极与第二三极管M1的漏极连接;所述第二三极管M2的源极连接有串联的电容C1与电容C2;所述第一三极管M1栅极通过扫描线Gateline输入第一驱动信号Gate1,第二三极管M2的栅极通过扫描线Gateline输入第二驱动信号Gate2;所述第一驱动信号、第二驱动信号均为脉冲信号,且在一个信号周期内均依次分为像素更新区Ta与像素保持区Tb;在像素保持区Tb内,第一驱动信号Gate1与第二驱动信号Gate2的脉冲宽度为△t2;第一驱动信号Gate1与第二驱动信号Gate2之间的时延为△t2,所述第i个双薄膜晶体三极管串联电路的第一驱动信号Gatei与第i-1个双薄膜晶体三极管串联电路的第二驱动信号Gatei1时延为△t2;其中,N为正整数,i≤N/2,i1=2×i。2.根据权利要求1所述的LCD扫描驱动电路,其特征在于:在像素更新区Ta内,第一驱动信号Gate1与第二驱动信号Gate2存在时延△t1...

【专利技术属性】
技术研发人员:柳发霖肖亮何孝金李林何基强
申请(专利权)人:信利半导体有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1