显示装置制造方法及图纸

技术编号:18499338 阅读:27 留言:0更新日期:2018-07-21 21:16
本揭露提供一种显示装置。所述显示装置的像素电路包括第一开关、第二开关、第三开关、晶体管、发光元件以及电容。第一开关的第一端耦接至第一电压线。第二开关的第一端耦接至第二电压线。第三开关的第一端耦接至数据线。晶体管的第一端耦接至第一电源线。发光元件的第二端耦接至第二电源线。电容的第一端耦接至第一开关的第二端、第三开关的第二端与晶体管的控制端。电容的第二端耦接至发光元件的第一端、第二开关的第二端与晶体管的第二端。

display device

This disclosure provides a display device. The pixel circuit of the display device includes a first switch, a second switch, a third switch, a transistor, a light-emitting element and a capacitor. The first end of the first switch is coupled to the first voltage line. The first end of the second switch is coupled to the second voltage line. The first end of the third switch is coupled to the data line. The first end of the transistor is coupled to the first power line. The second end of the light emitting element is coupled to the second power supply line. The first end of the capacitor is coupled to the second end of the first switch, the second end of the third switch and the control end of the transistor. The second terminal of the capacitor is coupled to the first end of the light-emitting element, the second end of the second switch and the second end of the transistor.

【技术实现步骤摘要】
显示装置
本揭露涉及一种显示装置,特别涉及一种显示装置中的像素电路。
技术介绍
现有技术中主动矩阵有机发光二极管(activematrixorganiclightemittingdiode,AMOLED)显示面板的像素电路(pixelcircuit)是由6个(或更多个)晶体管以及1个(或更多个)电容所组成。在显示面板朝向高解析度发展的趋势下,具有6个(或更多个)晶体管的现有像素电路将成为高解析度发展的瓶颈。
技术实现思路
本揭露的实施例提供一种显示装置。所述显示装置包括显示面板,而所述显示面板包括多个像素电路。所述多个像素电路的至少一个包括第一开关、第二开关、第三开关、晶体管、发光元件以及电容。第一开关的第一端耦接至所述显示面板的第一电压线。第二开关的第一端耦接至所述显示面板的第二电压线。第三开关的第一端耦接至所述显示面板的数据线。晶体管的第一端耦接至所述显示面板的第一电源线。发光元件的第一端与第二端分别耦接至所述晶体管的第二端与所述显示面板的第二电源线。电容的第一端耦接至所述第一开关的第二端、所述第三开关的第二端与所述晶体管的控制端。电容的所述第二端耦接至所述第二开关的第二端与所述晶体管的所述第二端。为让本揭露的上述特征和优点能更明显易懂,下文特举实施例,并配合所附附图作详细说明如下。附图说明图1是依照本揭露的一实施例的一种显示装置的电路方块(circuitblock)示意图;图2是依照本揭露的一实施例而说明图1所示像素电路的电路示意图;图3是依照本揭露的一实施例而说明图2所示像素电路的信号时序示意图;图4是依照本揭露的另一实施例而说明图2所示像素电路的信号时序示意图;图5是依照本揭露的又一实施例而说明图2所示像素电路的信号时序示意图。附图标记说明:100:显示装置;110:驱动电路;111:栅极驱动电路;112:数据驱动电路;120:显示面板;C1:电容;E1:发光元件;G1、G2、G3:控制信号;GL1_1、GL1_2、GL1_3:栅极线;Id:驱动电流;IN1:数据线;INI1:第一电压线;INI2:第二电压线;P[1,1]、P[1,n]、P[m,1]、P[m,n]:像素电路;P1:初始化期间;P2:补偿期间;P3:写数据期间;P4:发光期间;T1:第一开关;T2:第二开关;T3:第三开关;T4:晶体管;VDD:第一电源线;VEE:第二电源线;Vg:控制端电压;Vini:初始化电压;Vo:参考电压;Vso:数据电压。具体实施方式在本案说明书全文(包括权利要求书)中所使用的“耦接(或连接)”一词可指任何直接或间接的连接手段。举例而言,若文中描述第一装置耦接(或连接)于第二装置,则应该被解释成该第一装置可以直接连接于该第二装置,或者该第一装置可以通过其他装置或某种连接手段而间接地连接至该第二装置。另外,凡可能之处,在附图及实施方式中使用相同标号的元件/构件/步骤代表相同或类似部分。不同实施例中使用相同标号或使用相同用语的元件/构件/步骤可以相互参照相关说明。图1是依照本揭露的一实施例的一种显示装置100的电路方块(circuitblock)示意图。在图1所示实施例中,显示装置100包括驱动电路110以及显示面板120。驱动电路110耦接至显示面板120。依据一些实施例,具体而言,驱动电路110可包括栅极驱动电路111和数据驱动电路112。栅极驱动电路111与显示面板120的复数条栅极线连接,数据驱动电路112与显示面板120的复数数据线连接。依照设计需求,在一些实施例中,栅极驱动电路111可直接制作在显示面板120上,而构成GOP(gatedriveronpanel)电路。显示面板120包括多个像素电路,例如图1所示像素电路P[1,1]、像素电路P[1,n]、像素电路P[m,1]与像素电路P[m,n]。驱动电路110可以驱动/控制显示面板120的这些像素电路,以使显示面板120显示出对应画面。图2是依照本揭露的一实施例而说明图1所示像素电路P[1,1]的电路示意图。图1所示其他像素电路(例如像素电路P[1,n]、像素电路P[m,1]与像素电路P[m,n])可以参照像素电路P[1,1]的相关说明来类推,故不再赘述。请参照图2,像素电路P[1,1]包括第一开关T1、第二开关T2、第三开关T3、晶体管T4、发光元件E1以及电容C1。在图2所示实施例中,晶体管T4为N通道金氧半(N-channelMetalOxideSemiconductor,NMOS)晶体管。在其他实施例中,晶体管T4可以是P通道金氧半(P-channelMetalOxideSemiconductor,PMOS)晶体管或是其他类型的晶体管。晶体管T4的第一端(例如漏极)耦接至显示面板120的第一电源线VDD。发光元件E1的第一端耦接至晶体管T4的第二端(例如源极)。发光元件E1的第二端耦接至显示面板120的第二电源线VEE。第一电源线VDD的电压与第二电源线VEE的电压可以依照设计需求来决定。举例来说,在图1所示实施例中,第一电源线VDD的电压可以大于第二电源线VEE的电压,发光元件E1的所述第一端可以是发光二极管的阳极,而发光元件E1的所述第二端可以是发光二极管的阴极。依照设计需求,在不同实施例中,所述发光元件E1可以是有机发光二极管(OLED)、微发光二极管(microLED)或是其他发光元件/电路。因此,当晶体管T4为导通(turnon)时,驱动电流Id可以从第一电源线VDD通过晶体管T4与发光元件E1而流至第二电源线VEE。在其他实施例中,第一电源线VDD的电压可以小于第二电源线VEE的电压,发光元件E1的所述第一端可以是发光二极管的阴极,而发光元件E1的所述第二端可以是发光二极管的阳极。因此,当晶体管T4为导通时,驱动电流Id可以从第二电源线VEE通过发光元件E1与晶体管T4而流至第一电源线VDD。请参照图2,驱动电流Id可以决定发光元件E1的亮度。基于晶体管T4的控制端(例如栅极)电压Vg的控制,驱动电流Id可以被调整。无论如何,不同像素电路的晶体管T4往往具有不同的临界电压(thresholdvoltage)Vt,而此临界电压Vt的差异性可能会影响显示面板120的显示画面。图2所示像素电路P[1,1]可以自我补偿临界电压Vt因子(容后详述)。第一开关T1的第一端耦接至显示面板120的第一电压线INI1。第二开关T2的第一端耦接至显示面板120的第二电压线INI2。第三开关T3的第一端耦接至显示面板120的数据线IN1。电容C1的第一端耦接至第一开关T1的第二端、第三开关T3的第二端与晶体管T4的控制端。电容C1的第二端耦接至第二开关T2的第二端与晶体管T4的第二端。在图2所示实施例中,第一开关T1、第二开关T2与第三开关T3各自为N型晶体管,例如为NMOS晶体管。在其他实施例中,第一开关T1、第二开关T2和/或第三开关T3可以是P型晶体管(例如PMOS晶体管)、传输门或是其他开关元件/电路。图3是依照本揭露的一实施例而说明图2所示像素电路P[1,1]的信号时序示意图。图3所示横轴表示时间。在图3所示实施例中,第二电压线INI2可以是第二电源线VEE,而第一电压线INI1的初始化电压Vini低于第二电源线VEE的电本文档来自技高网...

【技术保护点】
1.一种显示装置,其特征在于,所述显示装置包括一显示面板,所述显示面板包括多个像素电路,所述多个像素电路的至少一个包括:第一开关,具有第一端耦接至所述显示面板的第一电压线;第二开关,具有第一端耦接至所述显示面板的第二电压线;第三开关,具有第一端耦接至所述显示面板的数据线;晶体管,具有第一端耦接至所述显示面板的第一电源线;发光元件,具有第一端与第二端分别耦接至所述晶体管的第二端与所述显示面板的第二电源线;以及电容,具有第一端与第二端,其中所述电容的所述第一端耦接至所述第一开关的第二端、所述第三开关的第二端与所述晶体管的控制端,而所述电容的所述第二端耦接至所述第二开关的第二端与所述晶体管的所述第二端。

【技术特征摘要】
1.一种显示装置,其特征在于,所述显示装置包括一显示面板,所述显示面板包括多个像素电路,所述多个像素电路的至少一个包括:第一开关,具有第一端耦接至所述显示面板的第一电压线;第二开关,具有第一端耦接至所述显示面板的第二电压线;第三开关,具有第一端耦接至所述显示面板的数据线;晶体管,具有第一端耦接至所述显示面板的第一电源线;发光元件,具有第一端与第二端分别耦接至所述晶体管的第二端与所述显示面板的第二电源线;以及电容,具有第一端与第二端,其中所述电容的所述第一端耦接至所述第一开关的第二端、所述第三开关的第二端与所述晶体管的控制端,而所述电容的所述第二端耦接至所述第二开关的第二端与所述晶体管的所述第二端。2.根据权利要求1所述的显示装置,其特征在于,所述第一开关、所述第二开关与所述第三开关各自为N型晶体管。3.根据权利要求1所述的显示装置,其特征在于,所述发光元件为有机发光二极管。4.根据权利要求1所述的显示装置,其特征在于,所述第一电压线的电压低于所述第二电压线的电压。5.根据权利要求1所述的显示装置,其特征在于,所述第二电压线是所述第二电源线,且所述第一电压线的电压低于所述第二电源线的电压。6.根据权利要求1所述的显示装置,其特征在于,所述第一电压线与所述第二电压线均为所述第二电源线。7.根据权利要求1所述的显示装置,其特征在于,在初始化期间,所述第一开关与所述第二开关为导通,所述第三开关为截止,且所述数...

【专利技术属性】
技术研发人员:罗闵馨
申请(专利权)人:群创光电股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1