一种数字混响系统的模数输出系统技术方案

技术编号:18474562 阅读:48 留言:0更新日期:2018-07-19 00:03
本实用新型专利技术公开一种数字混响系统的模数输出系统,芯片U21的23脚通过电阻R104、电阻R105连接运算放大器U9A的同相输入端,且通过电容C122、电阻R134连接运算放大器U9A的输出端;芯片U21的22脚通过电阻R101、电阻R102连接运算放大器U9A的反相输入端,且通过电容C113连接运算放大器U9A的输出端;运算放大器U9A的正电源端接+12V电源且通过电容C124接地,运算放大器U9A的负电源端接‑12V电源且通过电容C116接地;运算放大器U9A的输出端连接电容C118。本实用新型专利技术结构简单,接线方便,功能完备,模数转换速度快,模数转换精度高,便于推广使用。

An analog digital output system for digital reverberation system

The utility model discloses an analog output system of a digital reverberation system. The 23 foot of the chip U21 connects the phase input terminal of the operational amplifier U9A through the resistance R104 and the resistance R105, and connects the output terminal of the operational amplifier U9A through capacitance C122 and resistance R134; the 22 feet of the chip U21 connect the operational amplifier U through resistance R101 and resistance R102. The inverse input end of the 9A is connected to the output end of the operational amplifier U9A through the capacitor C113; the positive power terminal of the operational amplifier U9A is connected to the +12V power and is grounded through the capacitance C124. The negative power supply of the operational amplifier U9A is connected to the 12V power and through the capacitor C116, and the output end of the operational amplifier U9A is connected to the capacitance C118. The utility model has the advantages of simple structure, convenient connection, complete function, fast analog to digital conversion speed, high precision of analog to digital conversion, and convenient popularization and use.

【技术实现步骤摘要】
一种数字混响系统的模数输出系统
本技术涉及模数转换电路领域,特别是一种数字混响系统的模数输出系统。
技术介绍
随着计算机技术、信号处理技术、微电子技术的快速发展,先进的电子系统不断涌现。在许多电子系统的后端,应用了模数转换电路,特别是在无线通信等领域,无线通信系统开发实验与原型开发中,经常会用到模数转换电路,但是,现有技术中还缺乏电路结构简单、接线方便、功能完备、模数转换速度快、模数转换精度高、工作可靠性高、实用性强的模数转换电路模块。
技术实现思路
为了克服现有技术的上述缺点,本技术的目的是提供一种结构简单、接线方便、功能完备、模数转换速度快、模数转换精度高、工作可靠性高、实用性强的模数转换电路模块数字混响系统的模数输出系统。本技术解决其技术问题所采用的技术方案是:一种数字混响系统的模数输出系统,包括芯片U21、运算放大器U9A和运算放大器U9B,其中:所述芯片U21的23脚通过电阻R104、电阻R105连接所述运算放大器U9A的同相输入端,且通过电容C122、电阻R134连接所述运算放大器U9A的输出端;所述芯片U21的22脚通过电阻R101、电阻R102连接所述运算放大器U9A的反相输入端,且通过电容C113连接所述运算放大器U9A的输出端;所述运算放大器U9A的正电源端接+12V电源且通过电容C124接地,所述运算放大器U9A的负电源端接-12V电源且通过电容C116接地;所述运算放大器U9A的输出端连接电容C118;电容C122的一端连接电阻R101和电阻R102之间的节点,电容C122的另一端连接电阻R104和电阻R105之间的节点并通过电阻R106和电容C127接地。作为本技术的进一步改进:所述芯片U21的21脚通过电阻R110、电阻R111连接所述运算放大器U9B的正相输入端,且通过电容C134、电阻R107连接所述运算放大器U9B的输出端;所述芯片U21的20脚通过电阻R108、电阻R109连接所述运算放大器U9B的反相输入端,且通过电容C132连接所述运算放大器U9B的输出端;所述运算放大器U9B的输出端连接电容C133;电容C134的一端连接电阻R108和电阻R109之间,电容C134的另一端连接电阻R110和电阻R111之间并通过电阻R113和电容C137接地。作为本技术的进一步改进:所述芯片U21的2脚接+3.3V电源且通过电容C117接地,所述芯片U21的24脚通过并联的电容C119和电容C120接地,所述芯片U21的18脚通过并联的电容C128和电容C129接地,所述芯片U21的17脚接+5V电源且通过并联的电容C130和电容C131接地,所述芯片U21的1脚、9脚、10脚、11脚、12脚、13脚、14脚,15脚、16脚、19脚、25脚和27脚接地。作为本技术的进一步改进:还包括电容C123和电容C135,电容C123的一端连接电阻R102和运算放大器U9A之间,电容C123的另一端连接电阻R105和运算放大器U9A之间并通过电容C125接地;电容C135的一端连接电阻R109和运算放大器U9B之间,电容C134的另一端连接电阻R111和运算放大器U9B之间并通过电阻R113和电容C137接地。与现有技术相比,本技术的有益效果是:本技术结构简单,接线方便,功能完备,模数转换速度快,模数转换精度高,工作可靠性高,实用性强,使用效果好,便于推广使用。附图说明图1为本技术的电路图。具体实施方式现结合附图说明与实施例对本技术进一步说明:如图1所示,一种数字混响系统的模数输出系统,包括芯片U21、运算放大器U9A和运算放大器U9B,其中:所述芯片U21的23脚通过电阻R104、电阻R105连接所述运算放大器U9A的同相输入端,且通过电容C122、电阻R134连接所述运算放大器U9A的输出端;所述芯片U21的22脚通过电阻R101、电阻R102连接所述运算放大器U9A的反相输入端,且通过电容C113连接所述运算放大器U9A的输出端;所述运算放大器U9A的正电源端接+12V电源且通过电容C124接地,所述运算放大器U9A的负电源端接-12V电源且通过电容C116接地;所述运算放大器U9A的输出端连接电容C118;电容C122的一端连接电阻R101和电阻R102之间的节点,电容C122的另一端连接电阻R104和电阻R105之间的节点并通过电阻R106和电容C127接地;电容C123的一端连接电阻R102和运算放大器U9A之间,电容C123的另一端连接电阻R105和运算放大器U9A之间并通过电容C125接地。所述芯片U21的21脚通过电阻R110、电阻R111连接所述运算放大器U9B的正相输入端,且通过电容C134、电阻R107连接所述运算放大器U9B的输出端;所述芯片U21的20脚通过电阻R108、电阻R109连接所述运算放大器U9B的反相输入端,且通过电容C132连接所述运算放大器U9B的输出端;所述运算放大器U9B的输出端连接电容C133;电容C134的一端连接电阻R108和电阻R109之间,电容C134的另一端连接电阻R110和电阻R111之间并通过电阻R113和电容C137接地;电容C135的一端连接电阻R109和运算放大器U9B之间,电容C134的另一端连接电阻R111和运算放大器U9B之间并通过电阻R113和电容C137接地。所述芯片U21的2脚接+3.3V电源且通过电容C117接地,所述芯片U21的24脚通过并联的电容C119和电容C120接地,所述芯片U21的18脚通过并联的电容C128和电容C129接地,所述芯片U21的17脚接+5V电源且通过并联的电容C130和电容C131接地,所述芯片U21的1脚、9脚、10脚、11脚、12脚、13脚、14脚,15脚、16脚、19脚、25脚和27脚接地。所述芯片U21是28脚表贴式DAC芯片,AKM品牌,型号是AK4396,其主要参数是:192KHz;24-Bit;THD+N:-100dB;DR:-120dB;S/N:-120dB。其中,MCK、BCK、WCK是时钟信号;/IC是复位信号;CS_4396、CLK、CDI是CPU控制信号;ADDA-DI是I2S音频输入信号,连接的是DSP的I2S输出脚;DSP的I2S信号进入芯片U21后,经过D/A转换后,输出音频模拟信号。22脚、23脚是左通道差分模拟输出信号,经过运算放大器U9A后,输出话筒左通道非平衡信号MIC_L。20脚、21脚是右通道差分模拟输出信号,经过运算放大器U9B后,输出话筒右通道非平衡信号MIC_R。TP52、TP53、TP54、TP55、TP56、TP57、TP58、TP59、TP60、TP61、TP62、TP63、TP64和TP73为测试点,在车间批量生产时,可以方便地用测试夹具测试各测试点检测、维修。综上,本领域的普通技术人员阅读本技术文件后,根据本技术的技术方案和技术构思无需创造性脑力劳动而作出其他各种相应的变换方案,均属于本技术所保护的范围。本文档来自技高网...

【技术保护点】
1.一种数字混响系统的模数输出系统,包括芯片U21、运算放大器U9A和运算放大器U9B,其特征在于:所述芯片U21的23脚通过电阻R104、电阻R105连接所述运算放大器U9A的同相输入端,且通过电容C122、电阻R134连接所述运算放大器U9A的输出端;所述芯片U21的22脚通过电阻R101、电阻R102连接所述运算放大器U9A的反相输入端,且通过电容C113连接所述运算放大器U9A的输出端;所述运算放大器U9A的正电源端接+12V电源且通过电容C124接地,所述运算放大器U9A的负电源端接‑12V电源且通过电容C116接地;所述运算放大器U9A的输出端连接电容C118;电容C122的一端连接电阻R101和电阻R102之间的节点,电容C122的另一端连接电阻R104和电阻R105之间的节点并通过电阻R106和电容C127接地;所述芯片U21的21脚通过电阻R110、电阻R111连接所述运算放大器U9B的正相输入端,且通过电容C134、电阻R107连接所述运算放大器U9B的输出端;所述芯片U21的20脚通过电阻R108、电阻R109连接所述运算放大器U9B的反相输入端,且通过电容C132连接所述运算放大器U9B的输出端;所述运算放大器U9B的输出端连接电容C133;电容C134的一端连接电阻R108和电阻R109之间,电容C134的另一端连接电阻R110和电阻R111之间并通过电阻R113和电容C137接地。...

【技术特征摘要】
1.一种数字混响系统的模数输出系统,包括芯片U21、运算放大器U9A和运算放大器U9B,其特征在于:所述芯片U21的23脚通过电阻R104、电阻R105连接所述运算放大器U9A的同相输入端,且通过电容C122、电阻R134连接所述运算放大器U9A的输出端;所述芯片U21的22脚通过电阻R101、电阻R102连接所述运算放大器U9A的反相输入端,且通过电容C113连接所述运算放大器U9A的输出端;所述运算放大器U9A的正电源端接+12V电源且通过电容C124接地,所述运算放大器U9A的负电源端接-12V电源且通过电容C116接地;所述运算放大器U9A的输出端连接电容C118;电容C122的一端连接电阻R101和电阻R102之间的节点,电容C122的另一端连接电阻R104和电阻R105之间的节点并通过电阻R106和电容C127接地;所述芯片U21的21脚通过电阻R110、电阻R111连接所述运算放大器U9B的正相输入端,且通过电容C134、电阻R107连接所述运算放大器U9B的输出端;所述芯片U21的20脚通过电阻R108、电阻R109连接所述运算放大器U9B的反相输入端,且通过电容C132连接所述运算放大器U9B的输出端...

【专利技术属性】
技术研发人员:施明华王兴友孔繁余
申请(专利权)人:广州国光音频科技有限公司
类型:新型
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1