移位寄存器单元、栅极驱动电路、显示面板及显示装置制造方法及图纸

技术编号:18352706 阅读:17 留言:0更新日期:2018-07-02 03:33
本发明专利技术公开了一种移位寄存器单元、栅极驱动电路、显示面板及显示装置,包括:输入电路、第一控制电路、第二控制电路、级联信号输出电路、第一扫描输出电路、第二扫描输出电路;通过上述六个电路相互配合,可以使级联信号输出端输出级联信号以实现级联移位触发,以及使第一扫描信号输出端输出第一扫描信号,第二扫描信号输出端输出第二扫描信号,其中,第一扫描信号与第二扫描信号具有一定相位差,从而使每个移位寄存器单元输出具有一定相位差的两个扫描信号,以对应显示面板中的两行栅线,从而可以使栅极驱动电路中移位寄存器单元的数量减半,从而降低栅极驱动电路的占用空间,进而实现超窄边框设计。

【技术实现步骤摘要】
移位寄存器单元、栅极驱动电路、显示面板及显示装置
本专利技术涉及显示
,特别涉及一种移位寄存器单元、栅极驱动电路、显示面板及显示装置。
技术介绍
随着显示技术的飞速发展,显示面板越来越向着高集成度和低成本的方向发展。其中,阵列基板行驱动(GateDriveronArray,GOA)技术将薄膜晶体管(ThinFilmTransistor,TFT)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省去栅极集成电路(IntegratedCircuit,IC)的绑定(Bonding)区域以及扇出(Fan-out)区域的布线空间,不仅可以在材料成本和制备工艺两方面降低产品成本,而且还可以使显示面板做到两边对称和窄边框的美观设计。一般的栅极驱动电路均是由多个级联的移位寄存器单元组成,各级移位寄存器单元的扫描信号输出端分别对应连接一条栅线,通过各级移位寄存器单元实现依次向显示面板上的各行栅线输入扫描信号。由于每行的栅线均对应连接一个移位寄存器单元,使得栅极驱动电路的结构设计复杂,并且所占显示面板的空间较大,不利于超窄边框设计。
技术实现思路
本专利技术实施例提供一种移位寄存器单元、栅极驱动电路、显示面板及显示装置,可以使栅极驱动电路中移位寄存器单元的数量减半,从而降低栅极驱动电路的占用空间,进而实现超窄边框设计。因此,本专利技术实施例提供了一种移位寄存器单元,包括:输入电路、第一控制电路、第二控制电路、级联信号输出电路、第一扫描输出电路、第二扫描输出电路;所述输入电路用于在第一时钟信号端的控制下将输入信号端的信号提供给第一节点;所述第一控制电路用于控制所述第一节点与第二节点的信号的电平相反;所述级联信号输出电路用于在所述第一节点的信号的控制下将第二时钟信号端的信号提供给级联信号输出端,在所述第二节点的信号的控制下将第一参考信号端的信号提供给所述级联信号输出端;所述第一扫描输出电路用于在所述第一节点的信号的控制下将第二参考信号端的信号提供给第一扫描信号输出端,在所述第二节点的信号的控制下将所述第一参考信号端的信号提供给所述第一扫描信号输出端;所述第二控制电路用于在所述第一节点的信号的控制下将所述第一扫描信号输出端的信号提供给第三节点,在第四时钟信号端的控制下将所述第一参考信号端的信号提供给所述第三节点;所述第二扫描输出电路用于在所述第三节点与第三时钟信号端的控制下将所述第二参考信号端的信号提供给第二扫描信号输出端,在所述第四时钟信号端的控制下将所述第一参考信号端的信号提供给所述第二扫描信号输出端。可选地,在本专利技术实施例提供的移位寄存器单元中,所述第二控制电路包括:第一开关晶体管、第二开关晶体管以及第一电容;所述第一开关晶体管的栅极与所述第一节点耦接,所述第一开关晶体管的第一极与所述第一扫描信号输出端耦接,所述第一开关晶体管的第二极与所述第三节点耦接;所述第二开关晶体管的栅极与所述第四时钟信号端耦接,所述第二开关晶体管的第一极与所述第一参考信号端耦接,所述第二开关晶体管的第二极与所述第三节点耦接;所述第一电容连接于所述第三节点与所述第一参考信号端之间。可选地,在本专利技术实施例提供的移位寄存器单元中,所述第二扫描输出电路包括:第三开关晶体管、第四开关晶体管、第五开关晶体管以及第二电容;所述第三开关晶体管的栅极与所述第三时钟信号端耦接,所述第三开关晶体管的第一极与所述第三节点耦接,所述第三开关晶体管的第二极与所述第四开关晶体管的栅极耦接;所述第四开关晶体管的第一极与所述第二参考信号端耦接,所述第四开关晶体管的第二极与所述第二扫描信号输出端耦接;所述第五开关晶体管的栅极与所述第四时钟信号端耦接,所述第五开关晶体管的第一极与所述第一参考信号端耦接,所述第五开关晶体管的第二极与所述第二扫描信号输出端耦接;所述第二电容连接于所述第三节点与所述第二扫描信号输出端之间。可选地,在本专利技术实施例提供的移位寄存器单元中,所述第一扫描输出电路包括:第六开关晶体管与第七开关晶体管;所述第六开关晶体管的栅极与所述第一节点耦接,所述第六开关晶体管的第一极与所述第二参考信号端耦接,所述第六开关晶体管的第二极与所述第一扫描信号输出端耦接;所述第七开关晶体管的栅极与所述第二节点耦接,所述第七开关晶体管的第一极与所述第一参考信号端耦接,所述第七开关晶体管的第二极与所述第一扫描信号输出端耦接。可选地,在本专利技术实施例提供的移位寄存器单元中,所述级联信号输出电路包括:第八开关晶体管、第九开关晶体管以及第三电容;其中,所述第八开关晶体管的栅极与所述第一节点耦接,所述第八开关晶体管的第一极与所述第二时钟信号端耦接,所述第八开关晶体管的第二极与所述级联信号输出端耦接;所述第九开关晶体管的栅极与所述第二节点耦接,所述第九开关晶体管的第一极与所述第一参考信号端耦接,所述第九开关晶体管的第二极与所述级联信号输出端耦接;所述第三电容连接于所述第一节点与所述级联信号输出端之间;和/或,所述输入电路包括:第十开关晶体管;其中,所述第十开关晶体管的栅极与所述第一时钟信号端耦接,所述第十开关晶体管的第一极与所述输入信号端耦接,所述第十开关晶体管的第二极与所述第一节点耦接。可选地,在本专利技术实施例提供的移位寄存器单元中,所述第一控制电路包括:第十一开关晶体管、第十二开关晶体管、第十三开关晶体管;所述第十一开关晶体管的栅极与所述第三时钟信号端耦接,所述第十一开关晶体管的第一极与第三参考信号端耦接,所述第十一开关晶体管的第二极与所述第二节点耦接;所述第十二开关晶体管的栅极与所述第一节点耦接,所述第十二开关晶体管的第一极与第四参考信号端耦接,所述第十二开关晶体管的第二极与所述第二节点耦接;所述第十三开关晶体管的栅极与所述第二节点耦接,所述第十三开关晶体管的第一极与所述第四参考信号端耦接,所述第十三开关晶体管的第二极与所述第一节点耦接。可选地,在本专利技术实施例提供的移位寄存器单元中,所述第一控制电路还包括:第十四开关晶体管;所述第十四开关晶体管的栅极与所述第三时钟信号端耦接,所述第十四开关晶体管的第一极与所述第一参考信号端耦接,所述第十四开关晶体管的第二极与所述第一节点耦接。相应地,本专利技术实施例还提供了一种栅极驱动电路,包括级联的多个本专利技术实施例提供的上述任一种移位寄存器单元;第一级移位寄存器单元的输入信号端与帧触发信号端耦接;除所述第一级移位寄存器单元之外,其余各级移位寄存器单元的输入信号端分别与其相邻的上一级移位寄存器单元的级联信号输出端耦接。相应地,本专利技术实施例还提供了一种显示面板,包括2N条栅线,其中N为正整数;还包括本专利技术实施例提供的栅极驱动电路;所述栅极驱动电路中的第n级移位寄存器单元的第一扫描信号输出端与第2n-1条栅线连接,第二扫描信号输出端与第2n条栅线连接;其中n取1至N的整数。相应地,本专利技术实施例还提供了一种显示装置,包括:本专利技术实施例提供的显示面板。本专利技术有益效果如下:本专利技术实施例提供的移位寄存器单元、栅极驱动电路、显示面板及显示装置,包括:输入电路、第一控制电路、第二控制电路、级联信号输出电路、第一扫描输出电路、第二扫描输出电路;其中,通过输入电路在第一时钟信号端的控制下将输入信号端的信号提供给第一节点;通过第一控制电路控制第一节点与第二节点的信本文档来自技高网...
移位寄存器单元、栅极驱动电路、显示面板及显示装置

【技术保护点】
1.一种移位寄存器单元,其特征在于,包括:输入电路、第一控制电路、第二控制电路、级联信号输出电路、第一扫描输出电路、第二扫描输出电路;所述输入电路用于在第一时钟信号端的控制下将输入信号端的信号提供给第一节点;所述第一控制电路用于控制所述第一节点与第二节点的信号的电平相反;所述级联信号输出电路用于在所述第一节点的信号的控制下将第二时钟信号端的信号提供给级联信号输出端,在所述第二节点的信号的控制下将第一参考信号端的信号提供给所述级联信号输出端;所述第一扫描输出电路用于在所述第一节点的信号的控制下将第二参考信号端的信号提供给第一扫描信号输出端,在所述第二节点的信号的控制下将所述第一参考信号端的信号提供给所述第一扫描信号输出端;所述第二控制电路用于在所述第一节点的信号的控制下将所述第一扫描信号输出端的信号提供给第三节点,在第四时钟信号端的控制下将所述第一参考信号端的信号提供给所述第三节点;所述第二扫描输出电路用于在所述第三节点与第三时钟信号端的控制下将所述第二参考信号端的信号提供给第二扫描信号输出端,在所述第四时钟信号端的控制下将所述第一参考信号端的信号提供给所述第二扫描信号输出端。

【技术特征摘要】
1.一种移位寄存器单元,其特征在于,包括:输入电路、第一控制电路、第二控制电路、级联信号输出电路、第一扫描输出电路、第二扫描输出电路;所述输入电路用于在第一时钟信号端的控制下将输入信号端的信号提供给第一节点;所述第一控制电路用于控制所述第一节点与第二节点的信号的电平相反;所述级联信号输出电路用于在所述第一节点的信号的控制下将第二时钟信号端的信号提供给级联信号输出端,在所述第二节点的信号的控制下将第一参考信号端的信号提供给所述级联信号输出端;所述第一扫描输出电路用于在所述第一节点的信号的控制下将第二参考信号端的信号提供给第一扫描信号输出端,在所述第二节点的信号的控制下将所述第一参考信号端的信号提供给所述第一扫描信号输出端;所述第二控制电路用于在所述第一节点的信号的控制下将所述第一扫描信号输出端的信号提供给第三节点,在第四时钟信号端的控制下将所述第一参考信号端的信号提供给所述第三节点;所述第二扫描输出电路用于在所述第三节点与第三时钟信号端的控制下将所述第二参考信号端的信号提供给第二扫描信号输出端,在所述第四时钟信号端的控制下将所述第一参考信号端的信号提供给所述第二扫描信号输出端。2.如权利要求1所述的移位寄存器单元,其特征在于,所述第二控制电路包括:第一开关晶体管、第二开关晶体管以及第一电容;所述第一开关晶体管的栅极与所述第一节点耦接,所述第一开关晶体管的第一极与所述第一扫描信号输出端耦接,所述第一开关晶体管的第二极与所述第三节点耦接;所述第二开关晶体管的栅极与所述第四时钟信号端耦接,所述第二开关晶体管的第一极与所述第一参考信号端耦接,所述第二开关晶体管的第二极与所述第三节点耦接;所述第一电容连接于所述第三节点与所述第一参考信号端之间。3.如权利要求1所述的移位寄存器单元,其特征在于,所述第二扫描输出电路包括:第三开关晶体管、第四开关晶体管、第五开关晶体管以及第二电容;所述第三开关晶体管的栅极与所述第三时钟信号端耦接,所述第三开关晶体管的第一极与所述第三节点耦接,所述第三开关晶体管的第二极与所述第四开关晶体管的栅极耦接;所述第四开关晶体管的第一极与所述第二参考信号端耦接,所述第四开关晶体管的第二极与所述第二扫描信号输出端耦接;所述第五开关晶体管的栅极与所述第四时钟信号端耦接,所述第五开关晶体管的第一极与所述第一参考信号端耦接,所述第五开关晶体管的第二极与所述第二扫描信号输出端耦接;所述第二电容连接于所述第三节点与所述第二扫描信号输出端之间。4.如权利要求1所述的移位寄存器单元,其特征在于,所述第一扫描信号输出电路包括:第六开关晶体管与第七开关晶体管;所述第六开关晶体管的栅极与所述第一节点耦接,所述第六开关晶体管的第一极与所述第二参考信号...

【专利技术属性】
技术研发人员:陶健王迎唐锋景李红敏
申请(专利权)人:京东方科技集团股份有限公司合肥京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1