当前位置: 首页 > 专利查询>秦武专利>正文

一种通信电路制造技术

技术编号:18116134 阅读:51 留言:0更新日期:2018-06-03 08:45
本实用新型专利技术涉及一种通信电路,电路中芯片D1的GND1端口接地,芯片D1的RXD端口经电阻R1接RX端口,同时电阻R1经电容C1接地,芯片D1的TXD端口经电容C10接电阻R2,电阻R2接TX端口,同时芯片D1的TXD端口经电容C2接地,电容C2分别经电容C9、电容C6及电容C4接电源,芯片D1的VIO端口接电源,芯片D1的VCC端口接电源,同时VCC端口分别经电容C11和电容C7接地,芯片D1的GND2端口接GND_BUS端口,芯片D1的VISOIN端口分别经电容C3和电容C5接GND_BUS端口,同时芯片D1的VISOIN端口经电容C12接GND_BUS端口,安全可靠,宜推广使用。

【技术实现步骤摘要】
一种通信电路
本技术涉及通信控制领域,尤其涉及一种通信电路。
技术介绍
智能通信平台,利用现代发达的网络通信技术,将生活相关的设备、设施集成,构建高效管理系统,为人们提供安全便利舒适节能的居住环境,但是现代通信电路功耗低,操作复杂,从而导致使用者工作效率低下。
技术实现思路
本技术的目的在于提供一种通信电路,以解决上述技术问题,为实现上述目的本技术采用以下技术方案:一种通信电路,电路中芯片D1的GND1端口接地,芯片D1的RXD端口经电阻R1接RX端口,同时电阻R1经电容C1接地,芯片D1的TXD端口经电容C10接电阻R2,电阻R2接TX端口,同时芯片D1的TXD端口经电容C2接地,电容C2分别经电容C9、电容C6及电容C4接电源,芯片D1的VIO端口接电源,芯片D1的VCC端口接电源,同时VCC端口分别经电容C11和电容C7接地,芯片D1的GND2端口接GND_BUS端口,芯片D1的VISOIN端口分别经电容C3和电容C5接GND_BUS端口,同时芯片D1的VISOIN端口经电容C12接GND_BUS端口,芯片D1的RS端口经电阻R3接GND_BUS端口,芯片D1的CANH端口和CANL端口分别接H端口和N端口,同时芯片D1的CANH端口经电阻R4接CANL端口,芯片D1的VISOOUT端口分别经电容C8和电容C12接地。在上述技术方案基础上,所述芯片D1采用ADM3053型隔离式CAN总线物理层收发器。本技术设计的通信电路,采用ADM3053型隔离式CAN总线物理层收发器,具有电路简单、稳定性高、开发难度小、生产成本低的特点,节约电路空间,同时采用CAN总线通信,提高电路整体的运行稳定性。附图说明图1为本技术的电路图。具体实施方式下面结合附图和具体实施例对本技术作进一步详细阐述。一种通信电路,电路中芯片D1的GND1端口接地,芯片D1的RXD端口经电阻R1接RX端口,同时电阻R1经电容C1接地,芯片D1的TXD端口经电容C10接电阻R2,电阻R2接TX端口,同时芯片D1的TXD端口经电容C2接地,电容C2分别经电容C9、电容C6及电容C4接电源,芯片D1的VIO端口接电源,芯片D1的VCC端口接电源,同时VCC端口分别经电容C11和电容C7接地,芯片D1的GND2端口接GND_BUS端口,芯片D1的VISOIN端口分别经电容C3和电容C5接GND_BUS端口,同时芯片D1的VISOIN端口经电容C12接GND_BUS端口,芯片D1的RS端口经电阻R3接GND_BUS端口,芯片D1的CANH端口和CANL端口分别接H端口和N端口,同时芯片D1的CANH端口经电阻R4接CANL端口,芯片D1的VISOOUT端口分别经电容C8和电容C12接地。所述芯片D1采用ADM3053型隔离式CAN总线物理层收发器。本技术设计的通信电路中ADM3053内部集成了isoPowerDC/DC转换器、一路低功耗CAN总线收发器、二路数字信号隔离藕合器。因此,我们只需用使用一个ADM3053芯片,就能替代传统的CAN总线隔离通信电路中需要的三个主要的功能部件:光电隔离器或磁藕隔离器、DC/DC隔离电源模块、CAN总线收发器。这也使得我们的CAN总线通信电路得到较大的简化,节省电路空间。ADM3053芯片的左右两边管脚,分别属于电气隔离的逻辑部份电路及CAN总线电路,这使得芯片应用电路在PCB布板时,可以方便地分隔逻辑部分电路及总线部分电路。根据芯片的资料,我们得知,ADM3053的隔离电压为2.5KV。宽体的SOIC封装,对于PCB布线的电气隔离需求可以轻松满足。电路中只需要用到4个电阻,11个电容。其中,电阻R1与电容C1组成逻辑端UART接口RX脚的接收数据滤波器;同样地,R2和C2组合,组成逻辑端UART接口TX脚的发送数据滤波器。这两组电阻与电容的组合,通过搭配合的数值,可以有效地减少干扰数据接收。与UART接口RX线路相比,TX信号线路多了一个电容C10。其作用为隔离控制器的TX引脚与ADM3053引脚TXD之间的直流电平。ADM3053当TX脚为低电平时,CAN总线端输出状态0,CANH脚输出高电平,CANL脚输出低电平;当TX脚为高电平或者悬空时,CAN总线输出端输出状态1,CANH脚、CANL脚都为高阻态,两脚之间的电位关系由外部电路决定。如果节点的控制器出现错误,在UART接品的TX引脚持续长时间输出低电平的情况下,节点CAN总线端持续处于状态0,对CAN总线锁死,从而影响到CAN总线的正常工作。当然,ADM3053内部的数字信号隔离器,其实已经可以避免这种情况的发生,我们增加C10电容,只是额外的增加一个保障,Vio是搭配的控制器IO引脚的电平电压。当搭配IO引脚高电平为3.3V的控制器时,Vio接+3.3V电压;当搭配IO引脚高电平为5V的控制器时,Vio接+5V电压。C4、C6、C9为引脚电平电压的滤波及退藕电容。+5V_I为ADM3053的电源供电,接入芯片的VCC引脚,对芯片逻辑部分进行供电。芯片内部的隔离DC/DC转换模块的电源,从VCC引脚的5V供电,转换产生另一个独立的5V隔离电源,接芯片Visoout引脚输出。Visoout输出的5V电压,可以直接接入Visoin引脚,给芯片的CAN总线部分进行供电。因此,在应用电路中,C7、C11为芯片输出电源的滤波退藕电容;C8、C12为芯片DC/DC转换输出的电源滤波及退藕电容。C3、C5则为芯片CAN总线部分供电的退藕电容。R3是CAN总线数据响应时间的调节电阻。通过选择不同的阻值,可以调节UART接口与CAN总线之间的数据传输延时数值。比如,UART接口的TX脚逻辑由1变为0,到CAN总线输出由状态1变成状态0的延时时间,以及UART接口RX也出现逻辑0的时间延时;同样地数据1的传输也有延时。在ADM3053数据书里面,给出了0欧姆以及47K欧姆两种阻值对应的延时数值,以上所述为本技术较佳实施例,对于本领域的普通技术人员而言,根据本技术的教导,在不脱离本技术的原理与精神的情况下,对实施方式所进行的改变、修改、替换和变型仍落入本技术的保护范围之内。本文档来自技高网...
一种通信电路

【技术保护点】
一种通信电路,其特征在于,电路中芯片D1的GND1端口接地,芯片D1的RXD端口经电阻R1接RX端口,同时电阻R1经电容C1接地,芯片D1的TXD端口经电容C10接电阻R2,电阻R2接TX端口,同时芯片D1的TXD端口经电容C2接地,电容C2分别经电容C9、电容C6及电容C4接电源,芯片D1的VIO端口接电源,芯片D1的VCC端口接电源,同时VCC端口分别经电容C11和电容C7接地,芯片D1的GND2端口接GND_BUS端口,芯片D1的VISOIN端口分别经电容C3和电容C5接GND_BUS端口,同时芯片D1的VISOIN端口经电容C12接GND_BUS端口,芯片D1的RS端口经电阻R3接GND_BUS端口,芯片D1的CANH端口和CANL端口分别接H端口和N端口,同时芯片D1的CANH端口经电阻R4接CANL端口,芯片D1的VISOOUT端口分别经电容C8和电容C12接地。

【技术特征摘要】
1.一种通信电路,其特征在于,电路中芯片D1的GND1端口接地,芯片D1的RXD端口经电阻R1接RX端口,同时电阻R1经电容C1接地,芯片D1的TXD端口经电容C10接电阻R2,电阻R2接TX端口,同时芯片D1的TXD端口经电容C2接地,电容C2分别经电容C9、电容C6及电容C4接电源,芯片D1的VIO端口接电源,芯片D1的VCC端口接电源,同时VCC端口分别经电容C11和电容C7接地,芯片D1的GND2端口接GND_BUS端口,芯片D1的VIS...

【专利技术属性】
技术研发人员:秦武
申请(专利权)人:秦武
类型:新型
国别省市:吉林,22

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1