一种像素电路、其驱动方法及显示面板技术

技术编号:17141422 阅读:32 留言:0更新日期:2018-01-27 15:41
本发明专利技术公开了一种像素电路、其驱动方法及显示面板,该像素电路通过存储模块存储写入的数据信号,进而根据存储的数据信号控制关键节点即第一节点和第二节点的电位,使得像素电路在关键节点的控制下输出驱动像素单元发光的驱动信号,以实现像素正常发光;将该像素电路应用于显示设备时,显示静止画面时可以由存储模块存储的数据信号代替数据线输入的数据信号,这样能够降低显示设备的功耗。同时本发明专利技术的像素电路结构简单,有利于减小像素电路占用的面积。

A pixel circuit, its driving method and display panel

\u672c\u53d1\u660e\u516c\u5f00\u4e86\u4e00\u79cd\u50cf\u7d20\u7535\u8def\u3001\u5176\u9a71\u52a8\u65b9\u6cd5\u53ca\u663e\u793a\u9762\u677f\uff0c\u8be5\u50cf\u7d20\u7535\u8def\u901a\u8fc7\u5b58\u50a8\u6a21\u5757\u5b58\u50a8\u5199\u5165\u7684\u6570\u636e\u4fe1\u53f7\uff0c\u8fdb\u800c\u6839\u636e\u5b58\u50a8\u7684\u6570\u636e\u4fe1\u53f7\u63a7\u5236\u5173\u952e\u8282\u70b9\u5373\u7b2c\u4e00\u8282\u70b9\u548c\u7b2c\u4e8c\u8282\u70b9\u7684\u7535\u4f4d\uff0c\u4f7f\u5f97\u50cf\u7d20\u7535\u8def\u5728\u5173\u952e\u8282\u70b9\u7684\u63a7\u5236\u4e0b\u8f93\u51fa\u9a71\u52a8\u50cf\u7d20\u5355\u5143\u53d1\u5149\u7684\u9a71\u52a8\u4fe1\u53f7\uff0c\u4ee5\u5b9e\u73b0\u50cf\u7d20\u6b63\u5e38\u53d1\u5149\uff1b\u5c06\u8be5\u50cf\u7d20\u7535\u8def\u5e94\u7528\u4e8e\u663e\u793a\u8bbe\u5907\u65f6\uff0c\u663e\u793a\u9759\u6b62\u753b\u9762\u65f6\u53ef\u4ee5\u7531\u5b58\u50a8\u6a21\u5757\u5b58\u50a8\u7684\u6570\u636e\u4fe1\u53f7\u4ee3\u66ff\u6570\u636e\u7ebf\u8f93\u5165\u7684\u6570\u636e\u4fe1\u53f7\uff0c\u8fd9\u6837\u80fd\u591f\u964d\u4f4e\u663e\u793a\u8bbe\u5907\u7684\u529f\u8017\u3002 At the same time, the structure of the pixel circuit of the invention is simple, which is beneficial to reduce the area occupied by the pixel circuit.

【技术实现步骤摘要】
一种像素电路、其驱动方法及显示面板
本专利技术涉及显示
,尤其涉及一种像素电路、其驱动方法及显示面板。
技术介绍
目前,显示技术被广泛应用于电视、手机以及公共信息的显示,用于显示画面的平板显示器因其超薄节能的优点而被大力推广。而随着科技的进步和生产力的发展,穿戴显示设备的使用越来越广泛,降低穿戴显示设备的功耗,提高使用时间成为当务之急。因此,如何降低显示设备的功耗,是本领域技术人员亟待解决的技术问题。
技术实现思路
本专利技术实施例提供了一种像素电路、其驱动方法及显示面板,能够在一定程度上降低显示设备的功耗。本专利技术实施例提供了一种像素电路,包括:写入模块、驱动模块,以及存储模块;其中,所述写入模块的输出端通过第一节点与所述存储模块相连;所述写入模块用于在扫描信号的控制下,将所述数据信号输出到所述存储模块;所述存储模块连接于所述第一节点和第二节点之间;所述存储模块用于在输入的第一电源信号、第二电源信号,以及接收并存储的所述写入模块输出的所述数据信号的作用下,控制所述第一节点和所述第二节点的电位;所述驱动模块通过所述第一节点和所述第二节点与所述存储模块相连;所述驱动模块用于根据所述第一节点和所述第二节点的电位,生成驱动像素单元发光的驱动信号。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述存储模块包括:第一开关晶体管、第二开关晶体管和第三开关晶体管;其中,所述第一开关晶体管的栅极与源极用于输入所述第一电源信号,所述第一开关晶体管的漏极与所述第二节点相连;所述第二开关晶体管的栅极与所述第二节点相连,所述第二开关晶体管的源极用于输入所述第二电源信号,所述第二开关晶体管的漏极与所述第一节点相连;所述第三开关晶体管的栅极与所述第一节点相连,所述第三开关晶体管的源极用于输入所述第二电源信号,所述第三开关晶体管的漏极与所述第二节点相连。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述第一开关晶体管、所述第二开关晶体管和所述第三开关晶体管为N型晶体管。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述第一电源信号为高电平信号,所述第二电源信号为低电平信号。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述驱动模块的第一控制端与所述第一节点相连,所述驱动模块的第二控制端与所述第二节点相连,所述驱动模块的第一输入端用于输入第一显示信号,所述驱动模块的第二输入端用于输入第二显示信号,所述驱动模块的第三输入端用于输入公共电压信号,;所述驱动模块用于在所述第一节点和所述第二节点的控制下,根据所述第一显示信号、所述第二显示信号和所述公共电压信号,生成驱动像素单元发光的驱动信号。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述驱动模块包括:第四开关晶体管、第五开关晶体管和电容;其中,所述第四开关晶体管的栅极与所述第一节点相连,所述第四开关晶体管的源极用于输入所述第一显示信号,所述第四开关晶体管的漏极与第三节点相连;所述第五开关晶体管的栅极与所述第二节点相连,所述第五开关晶体管的源极用于输入所述第二显示信号,所述第五开关晶体管的漏极与所述第三节点相连;所述电容的一端用于输入所述公共电压信号,所述电容另一端与所述第三节点相连。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述驱动模块的第一控制端用于输入第一显示信号,所述驱动模块的第二控制端用于输入第二显示信号,所述驱动模块的第一输入端与所述第一节点相连,所述驱动模块的第二输入端与所述第二节点相连,所述驱动模块的第三输入端用于输入公共电压信号,;所述驱动模块用于在所述第一显示信号、所述第二显示信号的控制下,根据所述第一节点、所述第二节点和所述公共电压信号,生成驱动像素单元发光的驱动信号。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述驱动模块包括:第四开关晶体管、第五开关晶体管和电容;其中,所述第四开关晶体管的栅极用于输入所述第一显示信号,所述第四开关晶体管的源极与所述第一节点相连,所述第四开关晶体管的漏极与第三节点相连;所述第五开关晶体管的栅极用于输入所述第二显示信号,所述第五开关晶体管的源极与所述第二节点相连,所述第五开关晶体管的漏极与所述第三节点相连;所述电容的一端用于输入所述公共电压信号,所述电容另一端与所述第三节点相连。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述写入模块的控制端用于输入所述扫描信号,所述写入模块的输入端用于输入所述数据信号,所述写入模块的输出端与所述第一节点相连;所述写入模块用于在所述扫描信号的控制下,将所述数据信号输出到所述第一节点。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述写入模块包括:第六开关晶体管;所述第六开关晶体管的栅极用于输入所述扫描信号,所述第六开关晶体管的源极用于输入所述数据信号,所述第六开关晶体管的漏极与所述第一节点相连。本专利技术实施例提供了一种显示面板,包括本专利技术实施例提供的上述像素电路。本专利技术实施例提供了一种本专利技术实施例提供的上述像素电路的驱动方法,包括:所述写入模块在扫描信号的控制下将数据信号输出到所述存储模块;所述存储模块在输入的第一电源信号第二电源信号,以及接收并存储的所述写入模块输出的所述数据信号的作用下,控制所述第一节点和所述第二节点的电位;所述驱动模块根据所述第一节点和所述第二节点的电位,生成驱动像素单元发光的驱动信号。本专利技术实施例的有益效果包括:本专利技术实施例提供了一种像素电路、其驱动方法及显示面板,该像素电路,包括:写入模块、驱动模块,以及存储模块;其中,写入模块的输出端通过第一节点与存储模块相连,写入模块用于在扫描信号的控制下,将数据信号输出到存储模块;存储模块连接于第一节点和第二节点之间,存储模块用于在输入的第一电源信号、第二电源信号,以及接收并存储的写入模块输出的数据信号的作用下,控制第一节点和第二节点的电位;驱动模块通过第一节点和第二节点与存储模块相连;驱动模块用于根据第一节点和第二节点的电位,生成驱动像素单元发光的驱动信号。这样通过存储模块存储写入的数据信号,进而根据存储的数据信号控制关键节点即第一节点和第二节点的电位,使得像素电路在关键节点的控制下生成驱动像素单元发光的驱动信号,以实现像素正常发光;将该像素电路应用于显示设备时,显示静止画面时可以由存储模块存储的数据信号代替数据线输入的数据信号,这样能够降低显示设备的功耗。同时本专利技术的像素电路结构简单,有利于减小像素电路占用的面积。附图说明图1-图3分别为本专利技术实施例提供的像素电路的结构示意图;图4a和图4b分别为本专利技术实施例提供的像素电路的工作时序图。具体实施方式下面结合附图,对本专利技术实施例提供的像素电路、其驱动方法及显示面板的具体实施方式进行详细的说明。本专利技术实施例提供了一种像素电路,如图1所示,可以包括:写入模块02、驱动模块03,以及存储模块01;其中,写入模块02的输出端通过第一节点P1与存储模块01相连,写入模块02用于在扫描信号Gate的控制下,将数据信号Data输出到存储模块01;存储模块01连接于第一节点P1和第二节点P2之间;存储模块01用于在输入的第一电源信号Vdd、第二电源信号Vss,以及接收并存储的写入模本文档来自技高网...
一种像素电路、其驱动方法及显示面板

【技术保护点】
一种像素电路,其特征在于,包括:写入模块、驱动模块,以及存储模块;其中,所述写入模块的输出端通过第一节点与所述存储模块相连;所述写入模块用于在扫描信号的控制下将所述数据信号输出到所述存储模块;所述存储模块连接于所述第一节点和第二节点之间;所述存储模块用于在输入的第一电源信号、第二电源信号,以及接收并存储的所述写入模块输出的所述数据信号的作用下,控制所述第一节点和所述第二节点的电位;所述驱动模块通过所述第一节点和所述第二节点与所述存储模块相连;所述驱动模块用于根据所述第一节点和所述第二节点的电位,生成驱动像素单元发光的驱动信号。

【技术特征摘要】
1.一种像素电路,其特征在于,包括:写入模块、驱动模块,以及存储模块;其中,所述写入模块的输出端通过第一节点与所述存储模块相连;所述写入模块用于在扫描信号的控制下将所述数据信号输出到所述存储模块;所述存储模块连接于所述第一节点和第二节点之间;所述存储模块用于在输入的第一电源信号、第二电源信号,以及接收并存储的所述写入模块输出的所述数据信号的作用下,控制所述第一节点和所述第二节点的电位;所述驱动模块通过所述第一节点和所述第二节点与所述存储模块相连;所述驱动模块用于根据所述第一节点和所述第二节点的电位,生成驱动像素单元发光的驱动信号。2.如权利要求1所述的像素电路,其特征在于,所述存储模块包括:第一开关晶体管、第二开关晶体管和第三开关晶体管;其中,所述第一开关晶体管的栅极与源极用于输入所述第一电源信号,所述第一开关晶体管的漏极与所述第二节点相连;所述第二开关晶体管的栅极与所述第二节点相连,所述第二开关晶体管的源极用于输入所述第二电源信号,所述第二开关晶体管的漏极与所述第一节点相连;所述第三开关晶体管的栅极与所述第一节点相连,所述第三开关晶体管的源极用于输入所述第二电源信号,所述第三开关晶体管的漏极与所述第二节点相连。3.如权利要求2所述的像素电路,其特征在于,所述第一开关晶体管、所述第二开关晶体管和所述第三开关晶体管为N型晶体管。4.如权利要求1所述的像素电路,其特征在于,所述第一电源信号为高电平信号,所述第二电源信号为低电平信号。5.如权利要求1-4任一项所述的像素电路,其特征在于,所述驱动模块的第一控制端与所述第一节点相连,所述驱动模块的第二控制端与所述第二节点相连,所述驱动模块的第一输入端用于输入第一显示信号,所述驱动模块的第二输入端用于输入第二显示信号,所述驱动模块的第三输入端用于输入公共电压信号,;所述驱动模块用于在所述第一节点和所述第二节点的控制下,根据所述第一显示信号、所述第二显示信号和所述公共电压信号,生成驱动像素单元发光的驱动信号。6.如权利要求3所述的像素电路,其特征在于,所述驱动模块包括:第四开关晶体管、第五开关晶体管和电容;其中,所述第四开关晶体管的栅极与所述第一节点相连,所述第四开关晶体管的源极用于输入所述第一显示信号,所述第四开关晶体管的漏极与第三节点相连;所述第五开关晶体管的栅极与所述第...

【专利技术属性】
技术研发人员:王秀娟邵贤杰
申请(专利权)人:合肥京东方光电科技有限公司京东方科技集团股份有限公司
类型:发明
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1