【技术实现步骤摘要】
显示面板和显示装置
本专利技术涉及显示
,更具体地,涉及一种显示面板和显示装置。
技术介绍
目前,源于用户对显示装置屏占比要求的提高,部分显示装置采用异形显示面板作为显示屏幕,对于异形显示面板,一般是在顶部、底部或中部等位置通过切割去掉部分区域,在显示面板被切割后产生的空间内设置显示装置的其他配件,例如听筒、摄像头等,达到显示装置增加显示区域的目的。在一类异形显示面板中,部分边框为弧形,该弧形边框的位置空间通常较小,为了实现隔行扫描(interlace)的扫描驱动方式,需要在该弧形边框处设置扫描驱动电路,为弧形边框处的走线设计带来了难题,不利于实现窄边框。另一种情况下,如图1所示,显示面板的顶部被切割两部分,形成左异形区域P1和右异形区域P2,在现有的设计中,为了实现隔行扫描(interlace)的扫描驱动方式,即左异形区域的L1行和右异形区域的L1行一起被扫描,左异形区域的R2行和右异形区域的R2行一起扫描开启,需要左边的扫描驱动电路VSRZ必须绕过左异形区域P1上部至右异形区域P2左侧,左边的扫描驱动电路VSRY必须绕过右异形区域P2上部至左异形区域P1右侧,同样增加了异形区域的边框处走线的复杂性,不利于实现窄边框。因此,提供一种显示面板和显示装置,简化异形显示面板中扫描驱动电路的走线是本领域亟待解决的问题。
技术实现思路
有鉴于此,本专利技术提供了一种显示面板和显示装置,解决了现有技术中异形显示面板中扫描驱动电路的走线复杂,不利于实现窄边框的技术问题。为了解决上述技术问题,本专利技术提出一种显示面板,包括:多根扫描线,各所述扫描线分别在第一方向上延 ...
【技术保护点】
一种显示面板,其特征在于,包括:多根扫描线,各所述扫描线分别在第一方向上延伸且在第二方向上依次排列,所述第一方向与所述第二方向交叉;扫描驱动电路,用于驱动所述扫描线,包括至少三个扫描驱动子电路,三个所述扫描驱动子电路为第一扫描驱动子电路、第二扫描驱动子电路和第三扫描驱动子电路,所述第一扫描驱动子电路与所述第二扫描驱动子电路级联;其中,所述显示面板具有在所述第二方向上相邻设置的第一区域和第二区域,所述第一扫描驱动子电路采用逐行扫描的方式驱动所述第一区域内的所述扫描线,所述第二扫描驱动子电路和所述第三扫描驱动子电路用于分别采用隔行扫描的方式驱动所述第二区域内的所述扫描线。
【技术特征摘要】
1.一种显示面板,其特征在于,包括:多根扫描线,各所述扫描线分别在第一方向上延伸且在第二方向上依次排列,所述第一方向与所述第二方向交叉;扫描驱动电路,用于驱动所述扫描线,包括至少三个扫描驱动子电路,三个所述扫描驱动子电路为第一扫描驱动子电路、第二扫描驱动子电路和第三扫描驱动子电路,所述第一扫描驱动子电路与所述第二扫描驱动子电路级联;其中,所述显示面板具有在所述第二方向上相邻设置的第一区域和第二区域,所述第一扫描驱动子电路采用逐行扫描的方式驱动所述第一区域内的所述扫描线,所述第二扫描驱动子电路和所述第三扫描驱动子电路用于分别采用隔行扫描的方式驱动所述第二区域内的所述扫描线。2.根据权利要求1所述的显示面板,其特征在于,所述扫描驱动子电路包括若干依次级联的移位寄存器,所述移位寄存器包括输入端、输出端和输出信号控制端,所述输出端连接所述扫描线;同一所述扫描驱动子电路中,第1级所述移位寄存器的输入端接收所述显示面板的起始移位信号或连接其他所述扫描驱动子电路中所述移位寄存器的输出端,第2级所述移位寄存器至第N级所述移位寄存器中的每一级所述移位寄存器的输入端连接上一级所述移位寄存器的输出端,其中,N为大于1的正整数;同一所述移位寄存器中,在所述输入端接收到有效电平之后,所述输出端输出有效电平的时序与所述输出信号控制端接收到第一个有效电平的时序同步。3.根据权利要求2所述的显示面板,其特征在于,所述移位寄存器还包括起始信号输入端和复位信号输入端;所述第一扫描驱动子电路的同一所述移位寄存器中,所述起始信号输入端、所述输出信号控制端和所述复位信号输入端接收到有效电平的时间依次相差一个时刻;在所述第二扫描驱动子电路和所述第三扫描驱动子电路的同一所述移位寄存器中,所述起始信号输入端与所述输出信号控制端接收到有效电平的时间相差两个时刻,所述输出信号控制端与所述复位信号输入端接收到有效电平的时间依次相差一个时刻。4.根据权利要求3所述的显示面板,其特征在于,所述显示面板还包括:第一时钟信号线、第二时钟信号线、第三时钟信号线和第四时钟信号线;在一个扫描周期内,所述第一时钟信号线提供第一时钟信号,所述第二时钟信号线提供第二时钟信号,所述第三时钟信号线提供第三时钟信号,所述第四时钟信号线提供第四时钟信号,每个时钟信号的一个时钟周期均包括四个时刻;在一个所述时钟周期内,所述第一时钟信号仅在第一个时刻内为有效电平,所述第二时钟信号仅在第二个时刻内为有效电平,所述第三时钟信号仅在第三个时刻内为有效电平,所述第四时钟信号仅在第四个时刻内为有效电平;在所述第一扫描驱动子电路中,第4X+1级移位寄存器的起始信号输入端连接所述第一时钟信号线,第4X+1级移位寄存器的输出信号控制端连接所述第二时钟信号线,第4X+1级移位寄存器的复位信号输入端连接所述第三时钟信号线,第4X+2级移位寄存器的起始信号输入端连接所述第二时钟信号线,第4X+2级移位寄存器的输出信号控制端连接所述第三时钟信号线,第4X+2级移位寄存器的复位信号输入端连接所述第四时钟信号线,第4X+3级移位寄存器的起始信号输入端连接所述第三时钟信号线,第4X+3级移位寄存器的输出信号控制端连接所述第四时钟信号线,第4X+3级移位寄存器的复位信号输入端连接所述第一时钟信号线,第4X+4级移位寄存器的起始信号输入端连接所述第四时钟信号线,第4X+4级移位寄存器的输出信号控制端连接所述第一时钟信号线,第4X+4级移位寄存器的复位信号输入端连接所述第二时钟信号线,其中,X大于或等于0;在所述第二扫描驱动子电路中,第2X+1级移位寄存器的起始信号输入端连接所述第一时钟信号线,第2X+1级移位寄存器的输出信号控制端连接所述第三时钟信号线,第2X+1级移位寄存器的复位信号输入端连接所述第四时钟信号线,第2X+2级移位寄存器的起始信号输入端连接所述第三时钟信号线,第2X+2级移位寄存器的输出信号控制端连接所述第一时钟信号线,第2X+2级移位寄存器的复位信号输入端连接所述第二时钟信号线;在所述第三扫描驱动子电路中,第2X+1级移位寄存器的起始信号输入端连接所述第二时钟信号线,第2X+1级移位寄存器的输出信号控制端连接所述第四时钟信号线,第2X+1级移位寄存器的复位信号输入端连接所述第一时钟信号线,第2X+2级移位寄存器的起始信号输入端连接所述第四时钟信号线,第2X+2级移位寄存器的输出信号控制端连接所述第二时钟信号线,第2X+2级移位寄存器的复位信号输入端连接所述第三时钟信号线。5.根据权利要求3所述的显示面板,其特征在于,所述显示面板还包括:第五时钟信号线、第六时钟信号线、第七时钟信号线和第八时钟信号线;在一个扫描周期内,在第一时间段内,所述第五时钟信号线提供第五时钟信号,所述第六时钟信号线提供第六时钟信号,所述第七时钟信号线提供第七时钟信号,所述第八时钟信号线提供第八时钟信号,每个时钟信号的一个时钟周期均包括三个时刻,所述第五时钟信号仅在第一个时刻内为有效电平,所述第六时钟信号仅在第二个时刻内为有效电平,所述第七时钟信号仅在第三个时刻内为有效电平,所述第八时钟信号持续非有效电平;在一个扫描周期内,在第二时间段内,所述第五时钟信号线提供第九时钟信号,所述第六时钟信号线提供第十时钟信号,所述第七时钟信号线提供第十一时钟信号,所述第八时钟信号线提供第十二时钟信号,每个时钟信号的一个时钟周期均包括四个时刻,所述第九时钟信号仅在第一个时刻内为有效电平,所述第十时钟信号仅在第二个时刻内为有效电平,所述第十一时钟信号仅在第三个时刻内为有效电平,所述第十二时钟信号仅在第四个时刻内为有效电平;在所述第一扫描驱动子电路中,第3X+...
【专利技术属性】
技术研发人员:邬可荣,袁永,陈红明,
申请(专利权)人:武汉天马微电子有限公司,
类型:发明
国别省市:湖北,42
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。