一种实现RapidIO交换机系统总线速度自动配置的方法及装置制造方法及图纸

技术编号:17011558 阅读:53 留言:0更新日期:2018-01-11 08:17
本发明专利技术公开了一种实现RapidIO交换机系统总线速度自动配置的方法及装置,包括:创建两个处理器之间的连接线路,实现两个处理器间通信与数据交互;创建一个非透明PCIE Switch芯片,使得两个处理器都连接到所述的非透明PCIE Switch芯片;所述的每一个处理器的网口连接到一个交换芯片上,两个交换芯片间进行互联。本发明专利技术的一种实现RapidIO交换机系统总线速度自动配置的方法及装置和现有技术相比,具有设计合理、结构简单、操作方便等特点,有效的解决了单处理设计的服务器性能低的问题,实现了双处理器间的心跳及数据传输方式和共享PCIE外设。

【技术实现步骤摘要】
一种实现RapidIO交换机系统总线速度自动配置的方法及装置
本专利技术涉及服务器产品领域,具体地说是一种实现RapidIO交换机系统总线速度自动配置的方法及装置。
技术介绍
因很多国产处理器,类似飞腾1500A等设计中并没有实现多CPU互联设计的高速总线设计,导致采用这样的处理器无法设计双路或者多路服务器主板,导致采用这种处理器设计的服务器在性能上受到限制。
技术实现思路
本专利技术的技术任务是提供一种设计合理、操作方便的实现RapidIO交换机系统总线速度自动配置的方法及装置。本专利技术的技术任务是按以下方式实现的:一种实现RapidIO交换机系统总线速度自动配置的方法,包括:创建两个处理器之间的连接线路,实现两个处理器间通信与数据交互;创建一个非透明PCIESwitch芯片,使得两个处理器都连接到所述的非透明PCIESwitch芯片;所述的每一个处理器的网口连接到一个交换芯片上,两个交换芯片间进行互联。所述的连接线路为RapioIO总线。所述的使得两个处理器都连接到所述的非透明PCIESwitch芯片,包括,所述的两个处理器的PCIE上行总线能够进行主从切换来决定下行的PCIE设备连接到哪个处理器上。所述的两个交换芯片间进行互联,包括,所述的两个处理器间的网络作为心跳线进行通信。所述的每个处理器有单独的PCIE通道来连接对应的PCIE外设。所述的每个处理器有单独连接的对应的内存。一种实现RapidIO交换机系统总线速度自动配置的装置,包括两个处理器、交换芯片、PCIE外设和内存;所述的两个处理器之间采用RapioIO总线进行处理器间通信与数据交互;所述的每一个处理器的网口连接到一个交换芯片上,两个交换芯片间进行互联。所述的两个处理器都连接到一个非透明PCIESwitch芯片,通过PCIESwitch芯片实现所述的两个处理器间PCIE设备的共享。所述的每个处理器有单独的PCIE通道来连接对应的PCIE外设。所述的每个处理器有单独连接的对应的内存。本专利技术的一种实现RapidIO交换机系统总线速度自动配置的方法及装置和现有技术相比,具有设计合理、结构简单、操作方便等特点,有效的解决了单处理设计的服务器性能低的问题,实现了双处理器间的心跳及数据传输方式和共享PCIE外设。附图说明附图1为一种实现RapidIO交换机系统总线速度自动配置的方法的配置框图。具体实施方式实施例1:配置装置:一种实现RapidIO交换机系统总线速度自动配置的装置,包括两个处理器、交换芯片、PCIE外设和内存;所述的两个处理器之间采用RapioIO总线进行处理器间通信与数据交互;所述的每一个处理器的网口连接到一个交换芯片上,两个交换芯片间进行互联。所述的两个处理器都连接到一个非透明PCIESwitch芯片,通过PCIESwitch芯片实现所述的两个处理器间PCIE设备的共享。所述的每个处理器有单独的PCIE通道来连接对应的PCIE外设。所述的每个处理器有单独连接的对应的内存。操作方法:一种实现RapidIO交换机系统总线速度自动配置的方法,包括:创建两个处理器之间的连接线路为RapioIO总线,实现两个处理器间通信与数据交互;创建一个非透明PCIESwitch芯片,使得两个处理器都连接到所述的非透明PCIESwitch芯片;所述的两个处理器的PCIE上行总线能够进行主从切换来决定下行的PCIE设备连接到哪个处理器上。所述的每一个处理器的网口连接到一个交换芯片上,两个交换芯片间进行互联,所述的两个处理器间的网络作为心跳线进行通信。所述的每个处理器有单独的PCIE通道来连接对应的PCIE外设;所述的每个处理器有单独连接的对应的内存。实施例2:以采用双FT1500A16核心处理器为例说明,在双路FT1500A服务器主板设计中每个CPU通过PCIE转RapidIO总线芯片TSI721进行互联,用于处理器间数据传输的通道,通过交换机间网络通信进行心跳,用于判断双处理器是否正常运行,并可以与外部网络连接实现交换机功能,通过PEX8632芯片实现双处理器间PCIE设备的共享。通过上面具体实施方式,所述
的技术人员可容易的实现本专利技术。但是应当理解,本专利技术并不限于上述的几种具体实施方式。在公开的实施方式的基础上,所述
的技术人员可任意组合不同的技术特征,从而实现不同的技术方案。本文档来自技高网
...
一种实现RapidIO交换机系统总线速度自动配置的方法及装置

【技术保护点】
一种实现RapidIO交换机系统总线速度自动配置的方法,其特征在于,包括:创建两个处理器之间的连接线路,实现两个处理器间通信与数据交互;创建一个非透明PCIE Switch芯片,使得两个处理器都连接到所述的非透明PCIE Switch芯片;所述的每一个处理器的网口连接到一个交换芯片上,两个交换芯片间进行互联。

【技术特征摘要】
1.一种实现RapidIO交换机系统总线速度自动配置的方法,其特征在于,包括:创建两个处理器之间的连接线路,实现两个处理器间通信与数据交互;创建一个非透明PCIESwitch芯片,使得两个处理器都连接到所述的非透明PCIESwitch芯片;所述的每一个处理器的网口连接到一个交换芯片上,两个交换芯片间进行互联。2.根据权利要求1所述的方法,其特征在于,所述的连接线路为RapioIO总线。3.根据权利要求1所述的方法,其特征在于,所述的使得两个处理器都连接到所述的非透明PCIESwitch芯片,包括,所述的两个处理器的PCIE上行总线能够进行主从切换来决定下行的PCIE设备连接到哪个处理器上。4.根据权利要求1所述的方法,其特征在于,所述的两个交换芯片间进行互联,包括,所述的两个处理器间的网络作为心跳线进行通信。5.根据权利要求1所述的方法,其特征在于,...

【专利技术属性】
技术研发人员:刘强于治楼金长新
申请(专利权)人:济南浪潮高新科技投资发展有限公司
类型:发明
国别省市:山东,37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1