低功耗小面积的USB2.0物理层结构制造技术

技术编号:16644572 阅读:153 留言:0更新日期:2017-11-26 16:58
本发明专利技术公开了一种低功耗小面积的USB2.0物理层结构,包括差分信号输入端、用于检测是否有信号输入的信号检测器、用于接收差分信号输入端输入的差分信号的信号接收器、与信号检测器和信号接收器相连的多电压比较时钟数据恢复电路、与多电压比较时钟数据恢复电路相连的时钟校准单元、与时钟校准单元相连的全数字锁相环电路、与多电压比较时钟数据恢复电路和全数字锁相环电路相连的USB2.0数字逻辑电路、与多电压比较时钟数据恢复电路和USB2.0数字逻辑电路相连的两个并行转串行电路及与两个并行转串行电路相连的驱动电路。本发明专利技术无需高频率工作时钟、减少了模拟电路且实现了USB2.0物理层结构的低功耗和小面积。

Low power and small area USB2.0 physical layer structure

The invention discloses a USB2.0 physical layer structure of a low power consumption and small area, including the differential signal input terminal for detecting whether a signal input signal detector for receiving the differential signal input differential signal receiver, and signal detector and signal receiver connected to the voltage comparison and clock and data recovery circuit with multiple voltage comparison of clock and data recovery circuit connected to the clock calibration unit and clock calibration unit is connected to all digital phase-locked loop circuit, and voltage comparison and clock data recovery circuit and digital PLL circuit connected USB2.0 digital logic circuit, and voltage comparison and clock data recovery circuit and digital logic circuit connected to the USB2.0 two parallel to serial circuit and two parallel to serial circuit which is connected with the drive circuit. The present invention does not need high frequency working clock, reduces analog circuit, and realizes low power consumption and small area of USB2.0 physical layer structure.

【技术实现步骤摘要】
低功耗小面积的USB2.0物理层结构
本专利技术涉及集成电路芯片领域,特别是涉及一种低功耗小面积的USB2.0物理层结构。
技术介绍
在集成电路芯片的应用中,USB2.0物理层结构采用的是模拟锁相环结构,数字逻辑结构大部分工作时钟频率为480M,由于时钟数据恢复电路和锁相环电路的工作时钟频率可能为960M及8个相位时钟,且如果是免晶体方案还有可能需要更高的工作时钟频率来实现频率校准,从而导致USB2.0物理层结构的功耗和面积都很大。因此,有必要提供一种低功耗小面积的USB2.0物理层结构。
技术实现思路
本专利技术的目的在于克服现有技术的不足,提供一种低功耗小面积的USB2.0物理层结构。本专利技术的目的是通过以下技术方案来实现的:一种低功耗小面积的USB2.0物理层结构,包括差分信号输入端、用于检测是否有信号输入的信号检测器、用于接收差分信号输入端输入的差分信号的信号接收器、与所述信号检测器和所述信号接收器相连的多电压比较时钟数据恢复电路、与所述多电压比较时钟数据恢复电路相连的时钟校准单元、与所述时钟校准单元相连的全数字锁相环电路、与所述多电压比较时钟数据恢复电路和所述全数字锁相环电路本文档来自技高网...
低功耗小面积的USB2.0物理层结构

【技术保护点】
一种低功耗小面积的USB2.0物理层结构,其特征在于:所述低功耗小面积的USB2.0物理层结构包括差分信号输入端、用于检测是否有信号输入的信号检测器、用于接收差分信号输入端输入的差分信号的信号接收器、与所述信号检测器和所述信号接收器相连的多电压比较时钟数据恢复电路、与所述多电压比较时钟数据恢复电路相连的时钟校准单元、与所述时钟校准单元相连的全数字锁相环电路、与所述多电压比较时钟数据恢复电路和所述全数字锁相环电路相连的USB2.0数字逻辑电路、与所述多电压比较时钟数据恢复电路和所述USB2.0数字逻辑电路相连的两个并行转串行电路及与所述两个并行转串行电路相连的驱动电路。

【技术特征摘要】
1.一种低功耗小面积的USB2.0物理层结构,其特征在于:所述低功耗小面积的USB2.0物理层结构包括差分信号输入端、用于检测是否有信号输入的信号检测器、用于接收差分信号输入端输入的差分信号的信号接收器、与所述信号检测器和所述信号接收器相连的多电压比较时钟数据恢复电路、与所述多电压比较时钟数据恢复电路相连的时钟校准单元、与所述时钟校准单元相连的全数字锁相环电路、与所述多电压比较时钟数据恢复电路和所述全数字锁相环电路相连的USB2.0数字逻辑电路、与所述多电压比较时钟数据恢复电路和所述USB2.0数字逻辑电路相连的两个并行转串行电路及与所述两个并行转串行电路相连的驱动电路。2.根据权利要求1所述的低功耗小面积的USB2.0物理层结构,其特征在于:所述多电压比较时钟数据恢复电路包括串行转并行电路,所述时钟校准单元包括与所述多电压比较时钟数据恢复电路相连的时钟校准电路、与所述时钟校准电路相连的数字控制振荡器及外部晶振。3.根据权利要求2所述的低功耗小面积的USB2.0物理层结构,...

【专利技术属性】
技术研发人员:况波
申请(专利权)人:成都锐成芯微科技股份有限公司
类型:发明
国别省市:四川,51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1