Memory subsystem, error management, dynamic change, lock, step, partnership. The memory subsystem has a lock step partnership between the first memory portion and the second memory portion to spread error correction on the memory resource. Lock step partnerships can be pre configured. In response to the detected lock step hard errors in the partner relationship, the memory subsystem can be cancelled or reversed between the first memory and the second memory part of the lock step partnership and create new partnerships or set the lock step. The detected error can be the second hard error in the lock step partner. The memory subsystem can be as between the first part and the third part memory memory lock step partners as well as between the second part and the fourth part memory memory lock step partners new partnership to create lock step. The memory subsystem can also be configured to change the granularity of the lock step partner when changing partnerships.
【技术实现步骤摘要】
【国外来华专利技术】动态改变锁步配置相关案例本申请是基于2015年2月6日提交的美国临时申请号62/113,337的非临时申请,并且要求保护该临时申请的优先权的权益。据此通过引用并入该临时申请。
本专利技术的实施例一般涉及存储器管理,并且更特别地涉及动态改变锁步配置。版权声明/许可该专利文档的公开的部分可能包含受到版权保护的材料。版权所有人不反对任何人对该专利文档或专利公开的复制,如它出现在专利与商标局专利文件或记录中一样,但是以其他方式保留任何所有版权权利。版权声明应用于如下文以及在其附图中描述的所有数据以及下文描述的任何软件:版权©2015(Copyright©2015),英特尔公司,保留所有权利。
技术介绍
某些类型的存储器资源相比于大多数其他平台部件具有高故障率。例如,DDR(双倍数据速率)存储器设备经历比作为计算平台或服务器环境的部分的大多数其他部件(诸如处理器、储存器、接口部件和/或其他)更高的故障率。长期储存器部件也经历显著的故障率。考虑到存储器设备的故障引起停机时间并且要求对系统进行维护,所以更高的平台RAS(可靠性、可用性和可维护性)是优选的。传统地存在被采用以幸免 ...
【技术保护点】
一种用于管理存储器子系统中的错误的方法,包括:在锁步伙伴关系中设置为关于第二存储器部分的锁步伙伴的第一存储器部分中检测硬错误,其中错误校正要被散布在锁步伙伴上;响应于检测到硬错误,取消第一存储器部分和第二存储器部分之间的锁步伙伴关系;在作为锁步伙伴的第一存储器部分和第三存储器部分之间创建新锁步伙伴关系;以及在作为锁步伙伴的第二存储器部分和第四存储器部分之间创建新锁步伙伴关系。
【技术特征摘要】
【国外来华专利技术】2015.02.06 US 62/113337;2015.03.28 US 14/6721311.一种用于管理存储器子系统中的错误的方法,包括:在锁步伙伴关系中设置为关于第二存储器部分的锁步伙伴的第一存储器部分中检测硬错误,其中错误校正要被散布在锁步伙伴上;响应于检测到硬错误,取消第一存储器部分和第二存储器部分之间的锁步伙伴关系;在作为锁步伙伴的第一存储器部分和第三存储器部分之间创建新锁步伙伴关系;以及在作为锁步伙伴的第二存储器部分和第四存储器部分之间创建新锁步伙伴关系。2.权利要求1所述的方法,其中检测硬错误包括检测锁步伙伴关系中的第二硬错误。3.权利要求1至2中的任一项所述的方法,其中该锁步伙伴关系包括其中硬错误被映射到备用存储器部分的虚拟锁步伙伴关系。4.权利要求1至3中的任一项所述的方法,其中第一存储器部分和第二存储器部分包括存储器的排。5.权利要求1至3中的任一项所述的方法,其中第一存储器部分和第二存储器部分包括存储器的存储体。6.权利要求1至3中的任一项所述的方法,其中第一存储器部分和第二存储器部分包括DRAM(动态随机存取存储器)设备。7.权利要求6所述的方法,其中第一存储器部分和第二存储器部分包括在分离的排中的DRAM设备。8.权利要求6所述的方法,其中第三存储器部分和第四存储器部分包括在不同排中的DRAM设备。9.权利要求1至8中的任一项所述的方法,其中在作为锁步伙伴的第一存储器部分和第三存储器部分之间创建新锁步伙伴关系或者在作为锁步伙伴的第二存储器部分和第四存储器部分之间创建新锁步伙伴关系中的至少一个包括改变锁步伙伴关系的粒度等级。10.权利要求9所述的方法,其中在第一存储器部分中检测硬错误包括以不同粒度等级在能够与第一存储器部分一起分组的存储器部分中检测硬错误,并且其中创建新锁步伙伴关系包括以该不同粒度等级在第一存储器部分和第三存储器部分之间创建新锁步伙伴关系。11.权利要求1至10中的任一项所述的方法,其中创建新锁步伙伴关系包括动态改变锁步表中的锁步伙伴关系条目。12.权利要求1至11中的任一项所述的方法,其中检测硬错误包括检测第二硬错误,并且进一步包括,在检测第二硬错误之前:在第一存储器部分或第二存储器部分中检测第一硬错误;响应于检测到第一硬错误而在作为锁步伙伴的第一存储器部分和第二存储器部分之间设置原始锁步伙伴关系。13.权利要求1至11中的任一项所述的方法,其中检测硬错误包括在设置于与第二存储器部分的预定锁步伙伴关系中的第一存储器部分中检测硬错误。14.一种用来管理相关联存储器子系统中的错误的存储器管理设备,包...
【专利技术属性】
技术研发人员:D达斯,GH黄,J凌,RE达夫塔里,M加内桑,
申请(专利权)人:英特尔公司,
类型:发明
国别省市:美国,US
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。