当前位置: 首页 > 专利查询>李启军专利>正文

一种网络解码和拼接一体化处理器制造技术

技术编号:16193640 阅读:38 留言:0更新日期:2017-09-12 14:48
本实用新型专利技术提供一种网络解码和拼接一体化处理器,包括依次连接的信号采集单元、FPGA图像处理单元、控制PC单元和信号输出单元,所述信号采集单元包括分别与所述FPGA图像处理单元连接的HDMI采集卡、VGA采集卡和IP采集卡,所述信号输出单元包括与所述FPGA图像处理单元连接的HDMI输出卡。本实用新型专利技术具有多种媒体接入能力和全面处理能力,融合构架的数字大屏拼接处理控制系统,支持各种显示终端的拼接并提供网络视频接入能力,支持多路网络PC桌面上屏显示。

Integrated processor for network decoding and splicing

The utility model provides a network decoding and splicing integration processor comprises a signal acquisition unit, FPGA image processing unit, PC control unit and a signal output unit, wherein the signal acquisition unit includes HDMI respectively with the acquisition of FPGA image processing unit connected to the card, VGA card and IP card, the the signal output unit comprises a FPGA image processing unit connected to the HDMI output card. The utility model has the advantages of multiple media access ability and comprehensive ability of digital processing, large screen splicing processing control system integration architecture, terminal splicing and provide network access capability to support a variety of video display, support multi network PC desktop screen display.

【技术实现步骤摘要】
一种网络解码和拼接一体化处理器
本技术属于拼接处理
,具体涉及一种网络解码和拼接一体化处理器。
技术介绍
多屏处理器是整个拼接显示系统的核心组件。目前,在国内外已有的多屏拼接处理器大多是基于计算机插卡式拼接器和嵌入式拼接器。嵌入式拼接器工作原理是先将一个完整的母画面传输至信号处理器,信号处理器根据输出显示终端情况进行运算,将整个画面切割成多个画面,然后将各自运算好的图像数据直接送给显示终端。大屏拼接处理控制系统作为一种高效的大屏拼接管理设备,由于控制性能好、效率高及图像性能优越,现已广泛在各种工业、公安、水利等行业的控制系统的图像展示。现有技术的缺陷和不足:基于专用FPGA构建的拼接处理控制系统存在成本较高、系统构建较复杂、开发工作量大等缺点。
技术实现思路
本技术的目的是提供一种网络解码和拼接一体化处理器,具有多种媒体接入能力和全面处理能力,融合构架的数字大屏拼接处理控制系统,支持各种显示终端的拼接并提供网络视频接入能力,支持多路网络PC桌面上屏显示。本技术提供了如下的技术方案:一种网络解码和拼接一体化处理器,包括依次连接的信号采集单元、FPGA图像处理单元、控制PC单元和信号输出单元,所述信号采集单元包括分别与所述FPGA图像处理单元连接的HDMI采集卡、VGA采集卡和IP采集卡,所述信号输出单元包括与所述FPGA图像处理单元连接的HDMI输出卡。优选的,所述信号采集单元还包括DVI采集卡,所述DVI采集卡连接所述FPGA图像处理单元,采集DVI视频信号。优选的,所述FPGA图像处理单元包括依次连接的数字处理输入母卡、数字矩阵处理器和数字处理输出母卡,所述HDMI采集卡、所述VGA采集卡和所述IP采集卡分别连接所述数字处理输入母卡,将各种数字流信号传输给所述数字处理输入母卡,所述数字矩阵处理器与所述控制PC单元相互连接,所述HDMI输出卡连接所述数字处理输出母卡,将转换后的数据输出到拼接屏上显示任意效果高清视频。优选的,所述控制PC单元与所述数字矩阵处理器之间设有桥接处理单元,所述控制PC单元与所述桥接处理单元设有PCIE通讯卡,通过所述PCIE通讯卡与FPGA图像处理单元通讯。本技术的有益效果是:本拼接处理系统采用PC+FPGA融合架构,PC为用户提供友好的人机界面,FPGA为用户提供稳定的图像处理能力;具有PC架构的灵活优势,同时具备FPGA硬件架构的稳定性优势;外维护板卡插拔方式,可升级、可扩容、可维护;单机可以接入管理无限路数H.264ONVIF协议网络摄像机,最大支持48路1080P/96路720P/192路D1网络摄像机同时解码上屏显示。附图说明附图用来提供对本技术的进一步理解,并且构成说明书的一部分,与本技术的实施例一起用于解释本技术,并不构成对本技术的限制。在附图中:图1是本技术结构示意图。具体实施方式如图1所示,一种网络解码和拼接一体化处理器,包括信号采集单元、FPGA图像处理单元、控制PC单元和信号输出单元;信号采集单元包括HDMI采集卡、VGA采集卡、DVI采集卡及IP采集卡等;控制PC单元为内嵌的PC单元根据远端客户端的TCP/IP命令,通过PCIE通讯卡与专用的FPGA图像处理单元通讯,根据客户端指令,把相应的高清、模拟及网络视频流转换成LVDS视频流进入FPGA图像处理单元进行逻辑切换或叠加后传输给数字输出母卡,数字输出母卡视频流转换后传输给HDMI输出卡显示在拼接屏上显示出任意效果的高清视频展现出来。如图1所示,本技术包括依次连接的信号采集单元、FPGA图像处理单元、控制PC单元和信号输出单元,信号采集单元包括分别与FPGA图像处理单元连接的HDMI采集卡、VGA采集卡、IP采集卡和DVI采集卡,为本技术提供最大支持196路标清信号或者24路高清信号接入,支持32屏拼接,并且提供了强大的网络视频接入能力,单台设备最大支持24台网络PC桌面通过局域网同时推送上屏显示,支持RTSP模式推送,单机可以接入管理无限路数H.264ONVIF协议网络摄像机,最大支持48路1080P/96路720P/192路D1网络摄像机同时解码上屏显示。如图1所示,信号输出单元包括与FPGA图像处理单元连接的HDMI输出卡;FPGA图像处理单元包括依次连接的数字处理输入母卡、数字矩阵处理器和数字处理输出母卡,HDMI采集卡、VGA采集卡和IP采集卡分别连接数字处理输入母卡,将各种数字流信号传输给数字处理输入母卡,数字矩阵处理器与控制PC单元相互连接,HDMI输出卡连接数字处理输出母卡,本技术运用先进的PC+FPGA融合架构,为拼接提供丰富的人机操控界面和性能稳定的图像处理,运用串口技术对屏幕进行操控和设置,简化客户操作流程,简单易懂。如图1所示,本技术包括依次连接的信号采集单元、FPGA图像处理单元、控制PC单元和信号输出单元,拼接处理采用PC+FPGA融合架构具有传统处理器无法比拟的优势,支持窄边液晶、DLP、等离子各种显示终端的拼接,处理器最大支持196路标清信号或者24路高清信号接入,支持32屏拼接;可运用在多路高清数字视频要任意显示在拼接屏上和任意分割显示和开窗显示的环境下。上所述仅为本技术的优选实施例而已,并不用于限制本技术,尽管参照前述实施例对本技术进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本技术的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本技术的保护范围之内。本文档来自技高网...
一种网络解码和拼接一体化处理器

【技术保护点】
一种网络解码和拼接一体化处理器,其特征在于,包括依次连接的信号采集单元、FPGA图像处理单元、控制PC单元和信号输出单元,所述信号采集单元包括分别与所述FPGA图像处理单元连接的HDMI采集卡、VGA采集卡和IP采集卡,所述信号输出单元包括与所述FPGA图像处理单元连接的HDMI输出卡。

【技术特征摘要】
1.一种网络解码和拼接一体化处理器,其特征在于,包括依次连接的信号采集单元、FPGA图像处理单元、控制PC单元和信号输出单元,所述信号采集单元包括分别与所述FPGA图像处理单元连接的HDMI采集卡、VGA采集卡和IP采集卡,所述信号输出单元包括与所述FPGA图像处理单元连接的HDMI输出卡。2.根据权利要求1所述的一种网络解码和拼接一体化处理器,其特征在于,所述信号采集单元还包括DVI采集卡,所述DVI采集卡连接所述FPGA图像处理单元。3.根据权利要求1所述的一种网络解...

【专利技术属性】
技术研发人员:李启军李鹏飞严维谈震赵梦许东升耿争巩伦岗章道强
申请(专利权)人:李启军南京东禾自动化工程有限公司李鹏飞严维谈震赵梦许东升耿争巩伦岗章道强
类型:新型
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1