一种基于AES算法的加密芯片制造技术

技术编号:16068723 阅读:60 留言:0更新日期:2017-08-22 19:38
本实用新型专利技术公开了一种基于AES算法的加密芯片,包括主控芯片和外置电路,主控芯片采用小型SOT23‑6管脚封装,管脚包括硬件锁信号输出及脉宽调制输出FLAG、接地端GND、串行时钟输入SCK、电源电压VCC、编程电压VPP和串行数据输入输出SDA,主控芯片内部提供56位可编程芯片识别号,主控芯片还包括内置电路模块,内置电路模块包括脉宽调制PWM、上电复位POR、看门狗Watchdog、内部存储器、振荡器、AES算法和串行总线。该芯片包含一个硬件锁信号Flag且芯片内部提供一个56位可编程的芯片识别号,还集成了脉宽调制、上电复位和看门狗等功能,具有结构简单、使用方便、安全可靠性高,能有效防止非法拷贝等优点。

【技术实现步骤摘要】
一种基于AES算法的加密芯片
本技术涉及加密芯片
,尤其涉及一种基于AES算法的加密芯片。
技术介绍
高级加密标准AES算法由于速度块、安全级别高的特点正日益成为加密各种电子数据的实际标准,被广泛应用于电子商务、智能IC卡、数字机顶盒、安防设备、监控器等领域中;加密算法的实现方式分为硬件实现和软件实现,现有技术一般采用软件实现,但软件实现不可能由物理保护,攻击者可能通过各种调试软件工具,窃取密钥甚至修改算法,而硬件实现不仅具有速度上的优势还能将算法和密钥安全的封装起来,具有更高的安全性。新型内容鉴于采用软件实现加密的缺陷,本技术提供了一种基于AES算法的加密芯片,该芯片包含一个硬件锁信号Flag用来避免第三方ROM绕过芯片,且芯片提供56位可编程的芯片识别号,用于客户授权管理,还集成了脉宽调制、上电复位和看门狗功能,具有结构简单、使用方便且安全可靠性高的优点。本技术的目的可以通过一下技术方案来实现:一种基于AES算法的加密芯片,包括主控芯片和外置电路,所述主控芯片采用小型SOT23-66L管脚封装,所述管脚包括硬件锁信号输出及脉宽调制输出FLAG管脚、接地端GND管脚、串行时钟本文档来自技高网...
一种基于AES算法的加密芯片

【技术保护点】
一种基于AES算法的加密芯片,其特征在于,包括主控芯片和外置电路,所述主控芯片采用小型SOT23‑6 6L管脚封装,所述管脚包括硬件锁信号输出及脉宽调制输出FLAG管脚、接地端GND管脚、串行时钟输入SCK管脚、电源电压VCC管脚、编程电压VPP管脚和串行数据输入输出SDA管脚,所述主控芯片内部提供56位可编程芯片识别号,所述主控芯片还包括内置电路模块,所述内置电路模块包括脉宽调制PWM模块、上电复位POR模块、看门狗Watchdog模块、内部存储器模块、振荡器模块、AES算法模块和串行总线模块;所述外置电路包括第一电阻、第二电阻和第三电阻,所述第一电阻一端与工作电压VCC管脚相连,另一端与硬...

【技术特征摘要】
1.一种基于AES算法的加密芯片,其特征在于,包括主控芯片和外置电路,所述主控芯片采用小型SOT23-66L管脚封装,所述管脚包括硬件锁信号输出及脉宽调制输出FLAG管脚、接地端GND管脚、串行时钟输入SCK管脚、电源电压VCC管脚、编程电压VPP管脚和串行数据输入输出SDA管脚,所述主控芯片内部提供56位可编程芯片识别号,所述主控芯片还包括内置电路模块,所述内置电路模块包括脉宽调制PWM模块、上电复位POR模块、看门狗Watchdog模块、内部存储器模块、振荡器模块、AES算法模块和串行总线模块;所述外置电路包括第一电阻、第二电阻和第三电阻,所述第一电阻一端与工作电压VCC管脚相连,另一端与硬件锁信号输出及脉宽调制输出FLAG管脚相连,所述第二电阻一端与电源电压VCC...

【专利技术属性】
技术研发人员:魏亨儒刘雄丰
申请(专利权)人:深圳市汤诚科技有限公司
类型:新型
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1