像素电路、其驱动方法和显示装置制造方法及图纸

技术编号:15940550 阅读:22 留言:0更新日期:2017-08-04 22:34
公开了一种像素电路,其包括多个子像素,每个子像素包括:有机发光二极管,具有阳极;驱动晶体管,经由所述阳极与所述有机发光二极管串联;以及感测晶体管,具有连接到所述阳极的第一电极、连接到第一扫描线的栅极、以及第二电极。该像素电路还包括公共晶体管,其具有连接到所述多个子像素的各感测晶体管的第二电极的第一电极、连接到所述第一扫描线的栅极、以及连接到感测线的第二电极。还公开了包括该像素电路的显示装置和驱动该像素电路的方法。

Pixel circuit, driving method thereof, and display device

A pixel circuit is disclosed, which comprises a plurality of sub pixels, each pixel including: organic light emitting diode having an anode; a driving transistor through the anode and the organic light emitting diode in series; and the sensing transistor is connected to the first electrode and the anode is connected to the gate, the first scan line and the second electrode. The pixel circuit includes a transistor having a connection to the public, the plurality of sub pixels of each first electrode and a second electrode measuring transistor connected to the gate electrode, a first scan line and the second electrode is connected to the sensing line. A display device including the pixel circuit and a method of driving the pixel circuit are also disclosed.

【技术实现步骤摘要】
像素电路、其驱动方法和显示装置
本专利技术涉及显示
,具体来说涉及一种像素电路、其驱动方法和显示装置。
技术介绍
在有源矩阵有机发光二极管(AMOLED)显示器中,各像素中的相应驱动晶体管可能具有不同的特性(例如,不同的迁移率或阈值电压),使得各像素在相同的灰阶电压下呈现不同的亮度。这种亮度的不均匀性被称为“mura”。补偿技术可以用来缓解mura效果,其中外部电学补偿是一种常用的技术,尤其是在大尺寸OLED显示器中。外部电学补偿可以涉及使用感测线将驱动晶体管生成的饱和电流(下文中也称为“像素电流”)汲取到外部补偿电路,该外部补偿电路然后基于像素电流的量值与目标值的差异确定补偿数据,并向驱动电路提供对应于目标亮度的经补偿的显示数据。图1示出了一种其中可以实现外部电学补偿的现有OLED像素电路的示意图。如所示的,该像素电路包括四个子像素,其包括相应的开关晶体管SW1,SW2,SW3,SW4、相应的驱动晶体管DR1,DR2,DR3,DR4、相应的感测晶体管SE1,SE2,SE3,SE4、相应的存储电容器Cst、以及相应的有机发光二极管OLED1,OLED2,OLED3,OLED4。开关晶体管SW1,SW2,SW3和SW4分别连接到数据线DATA1,DATA2,DATA3和DATA4,并且在来自第二扫描线GATE2的扫描信号的控制下操作。驱动晶体管DR1,DR2,DR3和DR4连接到电源线ELVDD。感测晶体管SE1,SE2,SE3和SE4在来自第一扫描线GATE1的扫描信号的控制下操作。为了提高开口率,这四个感测晶体管SE1,SE2,SE3和SE4(以及潜在地更多像素电路的感测晶体管)连接到一条公共的感测线SL。在这种情况下,感测线SL上呈现的电容Cap至少包括1)由于感测线SL与其他金属导线或金属块的交叠而形成的电容,以及2)连接到感测线SL的感测晶体管SE1,SE2,SE3和SE4的寄生电容(栅源/栅漏电容)。尤其是,在感测晶体管SE1,SE2,SE3和SE4具有底栅结构的情况下,寄生的栅源电容和栅漏电容会比较大(与其中各感测晶体管具有顶栅结构的情况相比)。感测线SL从像素汲取的像素电流可以由通过该像素电流对感测线SL上呈现的电容Cap充电而生成的电压来指示。因此,感测线SL上呈现的总电容Cap是影响补偿准确性的因素之一。总电容Cap越大,要求充电电流越大并且充电时间越长。大的充电电流意味着大的数据电压,其可能超出正常的显示电压范围。而且,长的充电时间在其中要求实时补偿的场景下可能不能得以满足,导致对电容Cap的充电不足并且因此降低的补偿精度。
技术实现思路
有利的是提供一种可以缓解或减轻上述问题中的至少一个的像素电路。同样期望的是提供一种包括这样的像素电路的显示装置和驱动这样的像素电路的方法。根据本专利技术的第一方面,提供了一种像素电路,包括:多个子像素,每个包括:有机发光二极管,具有阳极;驱动晶体管,经由所述阳极与所述有机发光二极管串联;以及感测晶体管,具有连接到所述阳极的第一电极、连接到第一扫描线的栅极、以及第二电极。该像素电路还包括公共晶体管,具有连接到所述多个子像素的各感测晶体管的第二电极的第一电极、连接到所述第一扫描线的栅极、以及连接到感测线的第二电极。在一些实施例中,所述多个子像素被配置成使得当在补偿模式下所述多个子像素之一被供应有数据电压时该子像素的驱动晶体管基于所述数据电压生成饱和电流。所述被供应有数据电压的子像素的感测晶体管和所述公共晶体管被配置成在所述补偿模式下响应于来自所述第一扫描线的第一扫描信号将所生成的饱和电流传送给所述感测线以供检测。在一些实施例中,所述多个子像素中的每个还包括:存储电容器,具有连接到所述驱动晶体管的栅极的第一端和连接到所述驱动晶体管的源极的第二端;以及开关晶体管,具有连接到数据线的第一电极、连接到第二扫描线的栅极、以及连接到所述存储电容器的第一端的第二电极。在一些实施例中,所述驱动晶体管为N型晶体管,并且所述驱动晶体管的所述源极和所述存储电容器的第二端连接到所述有机发光二极管的阳极。在一些实施例中,所述多个子像素的各感测晶体管和所述公共晶体管被配置成当参考电压被施加到所述感测线时响应于所述第一扫描信号将所述参考电压传送到所述多个子像素的各存储电容器的第二端。在一些实施例中,所述驱动晶体管为P型晶体管,并且所述驱动晶体管的漏极连接到所述有机发光二极管的阳极。在一些实施例中,所述公共晶体管为底栅型晶体管。在一些实施例中,所述像素电路包括用于RGBW像素图案的四个子像素或者用于RGB像素图案的三个子像素。根据本专利技术的第二方面,提供了一种显示装置,包括:第一扫描驱动器,用于向多条第一扫描线顺序地供应第一扫描信号;第二扫描驱动器,用于向多条第二扫描线顺序地供应第二扫描信号;数据驱动器,用于基于图像数据生成数据信号并且向多条数据线供应所生成的数据信号;多个像素电路,每个包括多个子像素,所述多个像素电路呈阵列布置使得所述多个像素电路的各子像素呈行和列布置,每行子像素连接到所述多条第一扫描线中的相应一条和所述多条第二扫描线中的相应一条,每列子像素连接到所述多条数据线中的相应一条,每个子像素包括:有机发光二极管,具有阳极;驱动晶体管,经由所述阳极与所述有机发光二极管串联;以及感测晶体管,具有连接到所述阳极的第一电极、连接到该行子像素所连接的该第一扫描线的栅极、以及第二电极,每列像素电路连接到多条感测线中的相应一条,每个像素电路还包括公共晶体管,其具有连接到所述多个子像素的各感测晶体管的第二电极的第一电极、连接到该行子像素所连接的该第一扫描线的栅极、以及连接到该列像素电路所连接的该感测线的第二电极。所述显示装置还包括多个采样电路,每个连接到所述多条感测线中的相应一条,每个采样电路被配置成对通过由所述相应的感测线传送的像素电流对该感测线上呈现的电容充电而生成的电压进行采样;以及时序控制器,用于控制所述第一扫描驱动器、所述第二扫描驱动器、所述数据驱动器和所述多个采样电路的操作并且基于所述多个采样电路的采样对提供给所述数据驱动器的所述图像数据进行补偿。在一些实施例中,所述多个采样电路中的每个包括第一受控开关和模数转换器。所述第一受控开关被配置成响应于第一开关控制信号将所述生成的电压耦合到所述模数转换器,并且所述模数转换器被配置成将所述生成的电压转换成数字值并将该数字值提供给所述时序控制器。在一些实施例中,所述驱动晶体管为N型晶体管,并且所述多个采样电路中的每个还包括第二受控开关,其被配置成响应于第二开关控制信号将参考电压源供应的参考电压施加到所述感测线。在一些实施例中,每个像素电路的所述多个子像素的各感测晶体管和所述公共晶体管被配置成当所述参考电压被施加到所述感测线时响应于来自所述第一扫描线的第一扫描信号将所述参考电压传送到各所述感测晶体管的第一电极。在一些实施例中,每个像素电路的所述多个子像素中的每个还包括:存储电容器,具有连接到所述驱动晶体管的栅极的第一端和连接到所述驱动晶体管的源极的第二端;以及开关晶体管,具有连接到该列子像素所连接的该数据线的第一电极、连接到该行子像素所连接的该第二扫描线的栅极、以及连接到所述存储电容器的第一端的第二电极。在一些实施例中,所述驱动晶本文档来自技高网
...
像素电路、其驱动方法和显示装置

【技术保护点】
一种像素电路,包括:多个子像素,每个包括:有机发光二极管,其具有阳极;驱动晶体管,经由所述阳极与所述有机发光二极管串联;以及感测晶体管,具有连接到所述阳极的第一电极、连接到第一扫描线的栅极、以及第二电极;以及公共晶体管,具有连接到所述多个子像素的各感测晶体管的第二电极的第一电极、连接到所述第一扫描线的栅极、以及连接到感测线的第二电极。

【技术特征摘要】
1.一种像素电路,包括:多个子像素,每个包括:有机发光二极管,其具有阳极;驱动晶体管,经由所述阳极与所述有机发光二极管串联;以及感测晶体管,具有连接到所述阳极的第一电极、连接到第一扫描线的栅极、以及第二电极;以及公共晶体管,具有连接到所述多个子像素的各感测晶体管的第二电极的第一电极、连接到所述第一扫描线的栅极、以及连接到感测线的第二电极。2.如权利要求1所述的像素电路,其中所述多个子像素被配置成使得当在补偿模式下所述多个子像素之一被供应有数据电压时该子像素的驱动晶体管基于所述数据电压生成像素电流,并且其中所述被供应有数据电压的子像素的感测晶体管和所述公共晶体管被配置成在所述补偿模式下响应于来自所述第一扫描线的第一扫描信号将所生成的像素电流传送给所述感测线以供检测。3.如权利要求1所述的像素电路,其中所述多个子像素中的每个还包括:存储电容器,具有连接到所述驱动晶体管的栅极的第一端和连接到所述驱动晶体管的源极的第二端;以及开关晶体管,具有连接到数据线的第一电极、连接到第二扫描线的栅极、以及连接到所述存储电容器的第一端的第二电极。4.如权利要求3所述的像素电路,其中所述驱动晶体管为N型晶体管,所述驱动晶体管的所述源极和所述存储电容器的第二端连接到所述有机发光二极管的阳极;或者其中所述驱动晶体管为P型晶体管,所述驱动晶体管的漏极连接到所述有机发光二极管的阳极。5.如权利要求4所述的像素电路,其中在所述驱动晶体管为N型晶体管的情况下,所述多个子像素的各感测晶体管和所述公共晶体管被配置成当参考电压被施加到所述感测线时响应于来自所述第一扫描信号线的第一扫描信号将所述参考电压传送到所述多个子像素的各存储电容器的第二端。6.如权利要求1至5中任一项所述的像素电路,其中所述公共晶体管为底栅型晶体管。7.一种显示装置,包括:第一扫描驱动器,用于向多条第一扫描线顺序地供应第一扫描信号;第二扫描驱动器,用于向多条第二扫描线顺序地供应第二扫描信号;数据驱动器,用于基于图像数据生成数据信号并且向多条数据线供应所生成的数据信号;多个像素电路,每个包括多个子像素,所述多个像素电路呈阵列布置使得所述多个像素电路的各子像素呈行和列布置,每行子像素连接到所述多条第一扫描线中的相应一条和所述多条第二扫描线中的相应一条,每列子像素连接到所述多条数据线中的相应一条,其中每个子像素包括:有机发光二极管,具有阳极;驱动晶体管,经由所述阳极与所述有机发光二极管串联;以及感测晶体管,具有连接到所述阳极的第一电极、连接到该行子像素所连接的该第一扫描线的栅极、以及第二电极,其中每列像素电路连接到多条感测线中的相应一条,并且其中每个像素电路还包括公共晶体管,其具有连接到所述多个子像素的各感测晶体管的第二电极的第一电极、连接到该行子像素所连接的该第一扫描线的栅极、以及连接到该列像素电路所连接的该感测线的第二电极;多个采样电路,每个连接到所述多条感测线中的相应一条,其中每个采样电路被配置成对通过由所述相应的感测线传送的像素电流对该感测线上呈现的电容充电而生成的电压进行采样;以及时序控制器,用于控制所述第一扫描驱动器、所述第二扫描驱动器、所述数据驱动器和所述多个采样电路的操作并且基于所述多个采样电路的采样对提供给所述数据驱动器的所述图像数据进行补偿。8.如权利要求7所述的显示装置,其中所述多个采样电路中的每个包括第一受控开关和模数转换器,其中:所述第一受控开关被配置成响应于第一...

【专利技术属性】
技术研发人员:徐攀
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1