移位元暂存电路及其应用的显示面板制造技术

技术编号:15897076 阅读:25 留言:0更新日期:2017-07-28 20:41
本发明专利技术关于一种移位元暂存电路及其应用的显示面板,移位元暂存电路包括:多级移位寄存器,每一移位寄存器包括:一第一开关,所述第一开关的一控制端电性耦接一第一节点;一第二开关,所述第二开关的一控制端电性耦接一输入脉冲讯号;一第三开关,所述第三开关的一控制端电性耦接一第二节点;以及一第四开关,所述第四开关的一控制端电性耦接所述第二节点;其中所述第四开关的第一端与第二端的内部通道之间距离加大,或所述第四开关的第一端与第二端的内部通道之间距离设计为双通道;其中,更包括一补偿电路,包括:一第五开关,所述第五开关的一控制端电性耦接所述输出脉冲讯号;更包括一子下拉电路及一子下拉电路控制器。

Shift element temporary storage circuit and waveform generating method thereof and display panel applied by the same

The invention relates to a display panel shift register circuit and waveform generating method and application of the shift temporary storage circuit includes: a multilevel shift register, a shift register includes a first switch, the first switch control terminal is electrically coupled to a first node, the first switch to a first end electrically coupled to a frequency signal, the first switch and a second terminal electrically coupled to an output pulse signal; a second switch, the second switch control end is electrically coupled with an input pulse signal, the second switch to a first terminal is electrically coupled to the input pulse signal. A second terminal of the second switch is electrically coupled to the first node; a third switch, the third switch control end is electrically coupled to a second node, the third switch is electrically coupled to a first end of the The output pulse signal, the third switch to a second terminal electrically coupled to a preset low potential; and a fourth switch, the fourth switch control terminal is electrically coupled to the second node, the fourth switch has a first end is electrically coupled to the first node, the fourth switch a second terminal electrically coupled with the preset low potential; wherein the fourth switch between the first end and the second end of the internal channel of increasing distance between internal channels, or the fourth switch of the first end and the second end of the distance for the design of double channel.

【技术实现步骤摘要】
移位元暂存电路及其波形产生方法与其应用的显示面板
本专利技术涉及一种显示器中的电路结构,特别是涉及一种移位元暂存电路及其波形产生方法与其应用的显示面板。
技术介绍
近年来,随着科技的进步,平面液晶显示器逐渐普及化,其具有轻薄等优点。目前平面液晶显示器驱动电路主要是由面板外连接IC来组成,但是此方法无法将产品的成本降低、也无法使面板更薄型化。且液晶显示设备中通常具有栅极驱动电路、源极驱动电路和画素阵列。画素阵列中具有多个画素电路,每一个画素电路依据栅极驱动电路提供的扫描讯号开启和关闭,并依据源极驱动电路提供的数据讯号,显示数据画面。以栅极驱动电路来说,栅极驱动电路通常具有多级移位寄存器,并藉由一级移位寄存器传递至下一级移位寄存器的方式,来输出扫描讯号到画素阵列中,以依序地开启画素电路,使画素电路接收数据讯号。因此在驱动电路的制程中,便直接将栅极驱动电路制作在阵列基板上,来取代由外连接IC制作的驱动芯片,此种被称为栅极阵列驱动(GateOnArray,GOA)技术的应用可直接做在面板周围,减少制作程序、降低产品成本且使面板更薄型化。但是现行栅极阵列驱动(GOA)技术的电位下拉是由两组讯号轮流进行控制,工作周期为50%。在此种条件下,负责下拉电位的晶体管会长时间处于正压状态而无法得到充分休息,如此将使得这些晶体管的可靠度快速下降并产生漏电风险,进而直接造成显示质量的低落甚或显示设备的损坏。因此,如何改善上述惯用栅极阵列驱动电路基板技术的缺失,因而提出一种制作成本低且加工容易的栅极阵列移位寄存器。
技术实现思路
为了解决上述技术问题,本专利技术的目的在于,提供一种移位元暂存电路及其波形产生方法与其应用的显示面板,解决了栅极阵列驱动电路基板漏电的问题,并提高产品的信赖性和使用寿命。本专利技术的目的及解决其技术问题是采用以下技术方案来实现的。依据本专利技术提出的一种移位元暂存电路,包括多级移位寄存器,每一移位寄存器包括:一第一开关,所述第一开关的一控制端电性耦接一第一节点,所述第一开关的一第一端电性耦接一频率讯号,所述第一开关的一第二端电性耦接一输出脉冲讯号;一第二开关,所述第二开关的一控制端电性耦接一输入脉冲讯号,所述第二开关的一第一端电性耦接所述输入脉冲讯号,所述第二开关的一第二端电性耦接所述第一节点;一第三开关,所述第三开关的一控制端电性耦接一第二节点,所述第三开关的一第一端电性耦接所述输出脉冲讯号,所述第三开关的一第二端电性耦接一低预设电位;以及一第四开关,所述第四开关的一控制端电性耦接所述第二节点,所述第四开关的一第一端电性耦接所述第一节点,所述第四开关的一第二端电性耦接所述低预设电位;其中所述第四开关的第一端与第二端的内部通道之间距离加大,或所述第四开关的第一端与第二端的内部通道之间距离设计为双通道。本专利技术的另一目的一种移位元暂存电路的波形产生方法,用于多级移位寄存器,其中所述移位寄存器包括一第一开关、一第二开关、一第三开关、一第四开关、一补偿电路、一子下拉电路及一子下拉电路控制器,所述第一开关用以产生所述移位寄存器的一输出讯号,并提供至下一级移位寄存器,所述波形产生方法包括:导通所述第一开关,并透过一频率讯号上拉所述移位寄存器的一输出端的电位;透过增加一补偿电路来降低所述第四开关中的控制端与第一端的电位差;以及透过所述输入脉冲讯号经由所述第二开关及所述子下拉电路,以下拉所述移位寄存器的所述输出端的电位。本专利技术的再一目的一种显示面板,包括:第一基板;多个像素,形成于所述第一基板上;还包括所述的移位元暂存电路,设置于所述第一基板。本专利技术解决其技术问题还可采用以下技术措施进一步实现。在本专利技术的一实施例中,更包括一补偿电路,包括:一第五开关,所述第五开关的一控制端电性耦接所述输出脉冲讯号,所述第五开关的一第一端电性耦接所述输出脉冲讯号,所述第五开关的一第二端电性耦接所述低预设电位。在本专利技术的一实施例中,更包括一子下拉电路,电性耦接于所述移位寄存器中的所述第一节点、所述输出脉冲讯号及所述低预设电位。在本专利技术的一实施例中,更包括一子下拉电路控制器,电性耦接于所述移位寄存器的所述低预设电位及所述子下拉电路。在本专利技术的一实施例中,所述补偿电路用以降低所述第四开关中的控制端与第一端的电位差。在本专利技术的一实施例中,所述波形产生方法,所述透过增加一补偿电路来降低所述第四开关中的控制端与第一端的电位差的步骤包括:在所述移位寄存器中增加第五开关,所述第五开关的一控制端电性耦接一输出脉冲讯号,所述第五开关的一第一端电性耦接所述输出脉冲讯号,所述第五开关的一第二端电性耦接一低预设电位。在本专利技术的一实施例中,所述波形产生方法,更包括一子下拉电路,电性耦接于所述移位寄存器中的所述第一节点、所述输出脉冲讯号及所述低预设电位。在本专利技术的一实施例中,所述波形产生方法,更包括一子下拉电路控制器,电性耦接于所述移位寄存器的所述低预设电位及所述子下拉电路。在本专利技术的一实施例中,所述波形产生方法,所述补偿电路用以降低所述第四开关中的控制端与第一端的电位差。本专利技术解决了栅极阵列驱动电路基板漏电的问题,并提高产品的信赖性和使用寿命。附图说明图1a是范例性的液晶显示器示意图。图1b是本专利技术一实施例的液晶显示器示意图。图1c是范例性的栅极驱动电路基板中的提升点波形示意图。图2a是范例性的移位元暂存电路示意图。图2b是范例性的移位元暂存电路中的因漏电所产生的波形示意图。图2c是范例性的移位元暂存电路中的因漏电所产生的电位差示意图。图2d是范例性的移位元暂存电路中的晶体管示意图。图3a是本专利技术一实施例的移位元暂存电路示意图。图3b是本专利技术一实施例的移位元暂存电路中的补偿电路示意图。图4a是范例性的主动开关中第一端与第二端内部通道之间距离示意图。图4b是本专利技术一实施例的主动开关中第一端与第二端内部通道之间距离示意图。图4c是本专利技术另一实施例的主动开关中第一端与第二端内部双通道之间距离示意图。图5是本专利技术另一实施例的液晶显示面板示意图。具体实施方式以下各实施例的说明是参考附加的图式,用以例示本专利技术可用以实施的特定实施例。本专利技术所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本专利技术,而非用以限制本专利技术。附图和说明被认为在本质上是示出性的,而不是限制性的。在图中,结构相似的单元是以相同标号表示。另外,为了理解和便于描述,附图中示出的每个组件的尺寸和厚度是任意示出的,但是本专利技术不限于此。在附图中,为了清晰起见,夸大了层、膜、面板、区域等的厚度。在附图中,为了理解和便于描述,夸大了一些层和区域的厚度。将理解的是,当例如层、膜、区域或基底的组件被称作“在”另一组件“上”时,所述组件可以直接在所述另一组件上,或者也可以存在中间组件。另外,在说明书中,除非明确地描述为相反的,否则词语“包括”将被理解为意指包括所述组件,但是不排除任何其它组件。此外,在说明书中,“在......上”意指位于目标组件上方或者下方,而不意指必须位于基于重力方向的顶部上。为更进一步阐述本专利技术为达成预定专利技术目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本专利技术提出的一种移位元暂存电路及其波本文档来自技高网...
<a href="http://www.xjishu.com/zhuanli/18/201710335538.html" title="移位元暂存电路及其应用的显示面板原文来自X技术">移位元暂存电路及其应用的显示面板</a>

【技术保护点】
一种移位元暂存电路,其特征在于,包括多级移位寄存器,每一移位寄存器包括:一第一开关,所述第一开关的一控制端电性耦接一第一节点,所述第一开关的一第一端电性耦接一频率讯号,所述第一开关的一第二端电性耦接一输出脉冲讯号;一第二开关,所述第二开关的一控制端电性耦接一输入脉冲讯号,所述第二开关的一第一端电性耦接所述输入脉冲讯号,所述第二开关的一第二端电性耦接所述第一节点;一第三开关,所述第三开关的一控制端电性耦接一第二节点,所述第三开关的一第一端电性耦接所述输出脉冲讯号,所述第三开关的一第二端电性耦接一低预设电位;以及一第四开关,所述第四开关的一控制端电性耦接所述第二节点,所述第四开关的一第一端电性耦接所述第一节点,所述第四开关的一第二端电性耦接所述低预设电位;其中所述第四开关的第一端与第二端的内部通道之间距离加大,或所述第四开关的第一端与第二端的内部通道之间距离设计为双通道。

【技术特征摘要】
1.一种移位元暂存电路,其特征在于,包括多级移位寄存器,每一移位寄存器包括:一第一开关,所述第一开关的一控制端电性耦接一第一节点,所述第一开关的一第一端电性耦接一频率讯号,所述第一开关的一第二端电性耦接一输出脉冲讯号;一第二开关,所述第二开关的一控制端电性耦接一输入脉冲讯号,所述第二开关的一第一端电性耦接所述输入脉冲讯号,所述第二开关的一第二端电性耦接所述第一节点;一第三开关,所述第三开关的一控制端电性耦接一第二节点,所述第三开关的一第一端电性耦接所述输出脉冲讯号,所述第三开关的一第二端电性耦接一低预设电位;以及一第四开关,所述第四开关的一控制端电性耦接所述第二节点,所述第四开关的一第一端电性耦接所述第一节点,所述第四开关的一第二端电性耦接所述低预设电位;其中所述第四开关的第一端与第二端的内部通道之间距离加大,或所述第四开关的第一端与第二端的内部通道之间距离设计为双通道。2.如权利要求1所述的移位元暂存电路,其特征在于,更包括一补偿电路,包括:一第五开关,所述第五开关的一控制端电性耦接所述输出脉冲讯号,所述第五开关的一第一端电性耦接所述输出脉冲讯号,所述第五开关的一第二端电性耦接所述低预设电位。3.如权利要求1所述的移位元暂存电路,其特征在于,更包括一子下拉电路,电性耦接于所述移位寄存器中的所述第一节点、所述输出脉冲讯号及所述低预设电位。4.如权利要求3所述的移位元暂存电路,其特征在于,更包括一子下拉电路控制器,电性耦接于所述移位寄存器的所述低预设电位及所述子下拉电路。5.如权利要求2所述的移位元暂存电路,其特征在于,所述补偿电路用以降低所述第四开关中的控制端与第一端的电位差。6....

【专利技术属性】
技术研发人员:陈猷仁
申请(专利权)人:惠科股份有限公司重庆惠科金渝光电科技有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1